下载此文档

触发器实验报告.doc


文档分类:IT计算机 | 页数:约12页 举报非法文档有奖
1/12
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/12 下载此文档
文档列表 文档介绍
该【触发器实验报告 】是由【夜紫儿】上传分享,文档一共【12】页,该文档可以免费在线阅读,需要了解更多关于【触发器实验报告 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。深圳大学实验报告课程名称:数字电路与逻辑设计实验项目名称:集成触发器功能测试及转换学院:计算机与软件学院专业:软件工程指导教师:俞航报告人:彭瑜祺学号:2012150294班级:6班实验时间:2013-12-2实验报告提交时间:教务部制实验目的与要求:实验目的:(1)熟悉并掌握RS、D、JK、T触发器的构成、工作原理和功能测试方法;(2)掌握不同逻辑功能触发器的相互转换;(3)掌握三态触发器和锁存器的功能及使用方法;(4)学会触发器、三态触发器、锁存器的应用。预****要求:(1)复****各种触发器的工作原理、逻辑功能及不同结构形式触发器的触发方式、工作特性;(2)熟悉集成D触发器、JK触发器、三态输出RS触发器、D锁存器的引脚排列及功能;(3)复****各种触发器之间的功能转换方法。实验报告要求:(1)整理实验数据并填表;(2)写出任务二、任务三的实验步骤并画出实验接线图;(3)画出任务三的接线图及相应表格;(4)总结各类触发器的特点。方法、步骤:任务一维持-阻塞型D触发器的功能测试74LS74的引脚排列图如图4-19所示。图中,S、R端分别为异步置1端、置0端(或DD称异步置位、复位端),CP为时钟脉冲端。1D2132RD1CP3122D1S474LS74112CPD1Q5102SD1Q692QGND782Q图4-1974LS74芯片的引脚排列图试按下面步骤做实验:(1)分别在S、R端加低电平,观察并记录Q、Q端的状态。当S、R端同时加低DDDD电平时,输出将为高电平,当时此时如果S、R端再同时加高电平,对应的输出状态是不DD确定的。(2)令S、R端为高电平,D端分别接入高、低电平,同时用手动脉冲作为CP,然DD后观察并记录当CP为0-1时Q端状态。(3)当S=R=1、CP=0(或CP=1)时,改变D端信号,然后观察Q端的状态是否变DD化。整理上述实验数据,并将结果填入表4-5中。(4)令S=R=1,将D和Q端相连,CP加入1kHz连续脉冲,然后用双踪示波器观DD察并记录Q相对于CP的波形。表4-5D触发器74LS74功能表nn+1SRCPDQQDD01XX0110XX0**********任务二下降沿J-K触发器功能测试74LS76芯片的引脚排列图如图4-20所示。自拟实验步骤,测试其功能,并将结果填入表4-6中。表4-6双J-K下降沿触发器74LS76功能表1CP1161Knn+1SRCPJKQQDD1S2151QD01XXXX1R3141QD10XXXX1J474LS7613GND110X0111X02CP6112Q11X012S7102QD11X112R892JD图4-2074LS76芯片的引脚排列图令J=K=1,且在CP端加入1kHz连续脉冲,然后用双踪示波器观察Q—CP波形,并与D触发器D和Q端相连时观察到的Q端的波形相比较,看看有何异同点,任务三触发器功能转换(1)分别将D触发器和J-K触发器转换成T触发器,并列出表达式,画出实验接线图;(2)接入1kHz连续脉冲,观察各触发器CP及Q端波形,并比较两者的关系;(3)自拟实验数据表并填写之。实验原理:触发器是具有记忆作用的基本单元,在时序电路中时必不可少的。触发器具有两个基本性质:?在一定条件下,触发器可以维持在两种稳定状态上(0或1状态之一保持不变);?在一定的外加信号作用下,触发器可以从一种状态转变成另一种稳定状态(0-1或1-0),也就是说,触发器可记忆二进制的0或1,故被用作二进制的存储单元。触发器可以根据有无时钟脉冲分为两大类:基本触发器和钟控触发器。从逻辑功能,即从触发器次态和现态以及输入信号之间的关系上,可以将钟控触发器分为RS触发器、D触发器、JK触发器、T触发器等几种类型。当CP有效时,n+1nRS触发器的特性方程是:Q=S+RQ(约束条件:SR=0)n+1D触发器的特性方程是:Q=Dn+1nnJK触发器的特性方程是:Q=JQ+KQn+1nnT触发器的特性方程是:Q=TQ+TQn+1nT’触发器的特性方程是:Q=Q钟控触发器若按触发器方式,可分为电平触发(高电平触发、低电平触发)、边沿触发(上升沿触发、下降沿触发)和主从触发三种。电平触发:在时钟脉冲CP高(低)电平期间,触发器接受控制输入信号,从而改变其状态。电平触发方式的根本缺陷是空翻问题。边沿触发:仅在时钟CP的下降沿(1-0变化边沿)或上升边沿(0-1变化边沿)触发器才能接受控制输入信号,从而改变状态。主从触发:在时钟脉冲CP高电平期间,主触发器接受控制输入信号,时钟脉冲CP下降沿时刻从触发器可以改变状态——变为主触发器的状态。数据处理分析:任务一维持-阻塞型D触发器的功能测试表4-5D触发器74LS74功能表nn+1SRCPDQQDD01XX011110XX001011000101110111与Q端相连的电平指示灯以相等的时间间隔闪烁。任务二下降沿J-K触发器功能测试实验步骤:(1)分别在S、R端加低电平,观察并记录Q、Q端的状态。DD(2)令S、R端为高电平,令Q端的初态为0,J端分别接入高、低电平,同时用手DD动脉冲作为CP,然后观察并记录当CP为1-0时Q端状态。(3)令S、R端为高电平,令Q端的初态为1,K端分别接入高、低电平,同时用DD手动脉冲作为CP,然后观察并记录当CP为1-0时Q端状态。整理上述实验数据,并将结果填入表4-6中。实验结果:表4-6双J-K下降沿触发器74LS76功能表nn+1SRCPJKQQDD01XXXX110XXXX0110X00111X0111X01111X110当74LS76芯片与74LS74芯片使用同一个时钟信号时,与分别于两者相连的电平指示灯都不断闪烁,但两者的电平指示灯是以等时间间隔交替着闪烁。任务三触发器功能转换n+1nnT触发器的特性方程为:Q=TQ+TQn+1D触发器的特性方程是:Q=Dnnn由此可得:D=TQ+TQ=T?Qn+1nnJK触发器的特性方程是:Q=JQ+KQ由此可得:J=T,K=T将D触发器转换成T触发器:画出实验接线图:1114+5V1D2RD2131CP2DCP3121S2CPD1474LS74111Q2SD5101Q2Q69GND2Q78114+5V1B4BT2131Y4A3122A74LS864Y4112B3B5102Y3A69GND3Y78实验步骤:(1)分别在S、R端加低电平,观察并记录Q、Q端的状态。DD(2)令S、R端为高电平,T端分别接入高、低电平,同时用手动脉冲作为CP,然DD后观察并记录当CP为0-1时Q端状态,并将结果填入表中。(3)令S=R=1,T=1,CP加入1Hz连续脉冲,观察并记录与Q端相连的电平指示DD灯的状况。nn+1SRCPTQQDD01XX011110XX001011000111110110将J-K触发器转换成T触发器:画出实验接线图:1CP1KCP1161S1QD12151R1QD13141JGNDT474LS7613+5V5122CP2Q6112S2QD7102R2JD89实验步骤:(1)分别在S、R端加低电平,观察并记录Q、Q端的状态。DD(2)令S、R端为高电平,T端分别接入高、低电平,同时用手动脉冲作为CP,然DD后观察并记录当CP为1-0时Q端状态,并将结果填入表中。(3)令S=R=1,T=1,CP加入1Hz连续脉冲,观察并记录与Q端相连的电平指示DD灯的状况。nn+1SRCPTQQDD01XX011110XX001011000111110110当由有74LS74改装的T触发器和由74LS76改装的T触发器接入同一个时钟信号时,

触发器实验报告 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数12
  • 收藏数0 收藏
  • 顶次数0
  • 上传人夜紫儿
  • 文件大小29 KB
  • 时间2024-03-26