下载此文档

169732][东北大学]20年7月考试《计算机组成与系统结构X》考核作业(答案).pdf


文档分类:通信/电子 | 页数:约7页 举报非法文档有奖
1/7
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/7 下载此文档
文档列表 文档介绍
该【169732][东北大学]20年7月考试《计算机组成与系统结构X》考核作业(答案) 】是由【青山代下】上传分享,文档一共【7】页,该文档可以免费在线阅读,需要了解更多关于【169732][东北大学]20年7月考试《计算机组成与系统结构X》考核作业(答案) 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********姓名陶立刚东北大学继续教育学院计算机组成与系统结构X试卷(作业考核线上2)A卷(共6页)总分题号一二三四五六七八九十得分一选择题(单项选择,每小题1分,共40分)(D)。ARAM存贮器BROM存贮器C主存贮器Dcache、(C)进行寻址的存贮器。,则判断运算结果是否为规格化数的方法是(C)。,采用2的补码形式表示时,一个字所能表示的整数范围是(A)。A-215~+(215-1)B-(2151)~+(215–1)C-(215+1)~+215D-215~+,存储容量为64K×16位,该芯片的地址线和数据线数目为(D)。A64,16B16,64C64,8D16,(C)。·诺依曼机工作的基本方式的特点是(B)。,减法运算一般通过(D)来实现。(A)。A解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C扩大CPU中通用寄存器的数量D既扩大主存贮器容量,,保存现场信息最有效的办法是采用(B)。,它的存贮容量是64KB,若按字编址,那么它的寻址范围是课程名称:计算机组成与系统结构X1河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********姓名陶立刚(B)。(A)。,机器指令与微指令的关系是(B)。(C)。.,但没有数据错误,采用偶校校验的字符码是(D)。(D)。A运算器、存储器、控制器;B外部设备和主机;C主机和实用程序;D配套的硬件设备和软件系统;,其容量为512×8位,包括电源和接地端,该芯片引出线的最小数目应是(D)。,计算机中的所有信息仍以二进制方式表示的理由是(C)。。,每传送一个数据就要用一个(C)时间。,CPU一旦响应中断,则立即关闭(C)标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了(A)。A能进入中断处理程序,(B)。A提高主存贮器的存取速度B扩大主存贮器的存贮空间,,但核心部件是(B)。,除地址码指明的一个操作数以外,另一个数常需采用(C)。,通常采用断定方式,其基本思想是(C)。:计算机组成与系统结构X2河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********,采用字段直接编码方式,分3段每段3位。则共能表示种微命令,最多可并行(A)个。,,,,(A)方式的输入/输出中。(A)。.()()()().(D)表示法主要用于表示浮点数中的阶码。,普遍采用的字符编码是(D)。Ⅱ,(D)是正确的。,,(D)。[X]=,当满足(A)时,X>-1/2成立。,,,,(B)。、、,直接指出操作数本身的寻址方式,称为(B)。(B),新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是(B)。(D)。,外存储器(C)。,容量大,,容量大,,容量小,,容量大,成本高二判断题(每小题1分,共20分),因而也是随机存储器的一种。(×),且断电后仍能保持记忆。(×)课程名称:计算机组成与系统结构X3河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********。(√)。(×)。(√)。(×),组合逻辑控制器的速度较快。(√)。(√)。(×)。(√)。(×)。(),尾数溢出则表示浮点运算溢出。(×)、速度、价格之间的矛盾,取得尽可能理想的性能价格比。(√)。(√)。(×)。(√)。(×)。(×)。(√)三(分)某微机的指令格式如下所示:15109870操作码XD其中,D表示位移量,X为寻址特征位,且有:X=00——直接寻址;X=01——用变址寄存器X1进行变址寻址;X=10——用变址寄存器X2进行变址寻址;X=11——相对寻址。设(PC)=1234H,(X1)=0037H,(X2)=110AH(H代表十六进制数),请确定下列指令中操作数的有效地址。(1)4420H(2)2244H(3)13DFH(4)3525H答:(1)X=00,D=20H,有效地址EA=20H;(2)X=10,D=44H,有效地址EA=110AH+44H=114EH;(3)X=11,D=DFH,有效地址EA=1234H+DFH=1313H;(4)X=01,D=25H,有效地址EA=0037H+25H=005CH;四(10分)某计算机有5级中断,硬件中断响应从高到低优先顺序是:I1→I2→I3→I4→I5。回答下列问题:(1)在下表中设计各级中断处理程序的中断屏蔽码(假设1为屏蔽,0为开放),使中断处课程名称:计算机组成与系统结构X4河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********姓名陶立刚理优先顺序为I5→I1→I4→I3→I2。答:(1)屏蔽码设计如下表所示。第四题(1)表设计中断屏蔽码中断处理屏蔽字程序I1级I2级I3级I4级I5级I1级11110I2级01000I3级01100I4级01110I5级11111(2)若在运行主程序的t1时刻(如下图所示),同时出现I2、I3级中断请求,而在CPU处理其中I3级中断过程中某时刻(记为t2)又同时出现I4、I5级中断请求。请按(1)设定的中断处理次序在下图中画出CPU运行上述程序的轨迹,并在t轴上标注t2时刻。第四题(1)表设计中断屏蔽码中断处理屏蔽字程序I1级I2级I3级I4级I5级I1级I2级I3级I4级I5级课程名称:计算机组成与系统结构X5河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********姓名陶立刚CPU运行程序I5级I4级I3级I2级I1级主程序时间tt1时刻:I2、I3级同时请求答:作图如下。其中进入某级中断即刻被打断,用较短线段表示即可。CPU运行程序I5级I4级I3级I2级I1级主程序t2时刻:时间tt1时刻:I4、I5级同时请求I2、I3级同时请求第四题(2)答案图五(分)设浮点数字长为16位,其中阶码是5位移码,尾数是11位补码(含1位数符),基值为2。请将十进制数(11/128)按上述格式表示成二进制规格化浮点数,并写出该格式的规格化浮点数表示数的范围。答:11/128=1011B×2-7=×2-3真值-3用5位移码表示为24+(-3)=13=1101B课程名称:计算机组成与系统结构X6河北唐山迁安奥鹏学****中心[21]VIP院校学号:C063**********:1101;(或写:×21101)规格化的尾数负值范围-1~-,~(1-2-10),阶的范围是-16~+15故有该格式规格化浮点数表示数范围如下--负值:-215~-2-1×2-16(2-1+2-10)正值:2-1×2-16~(1-2-10)×215其中2-1可以写为(2-1+2-10);另外写法上可以比较自由,四个最值对应相同即可。六(分)设某计算机主存采用了直接映射的Cache,已知主存容量为4MB,Cache容量为4096B,字块长度为8个字(32位/字)。要求:(1)设计该主存的地址格式(画图表示各字段名称及位数)。(2)设Cache初态为空,若CPU依次从主存第0,1,,99号单元读出100个字(每次读出一个字,即按字编址),并按此次序再重复10次读取,问命中率是多少?要求列出计算过程。(3)如果Cache的存取周期是5ns,主存的存取周期是50ns,根据(2)求出的命中率,计算该Cache-主存系统的平均存取时间。答:(1)主存地址格式如下:标记tag(区号)Cache块号块内字地址10位7位3位(2)一共访问存储器100×11=1100次,其中不命中次数是第一轮循环访问0号单元、8号单元、……、96号单元(12×8)的13次,故命中率为:H=(1100-13)÷1100=%(3)Ta=H×Tc+(1-H)×Tm=×5+(1-)×50=:计算机组成与系统结构X7

169732][东北大学]20年7月考试《计算机组成与系统结构X》考核作业(答案) 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数7
  • 收藏数0 收藏
  • 顶次数0
  • 上传人青山代下
  • 文件大小702 KB
  • 时间2024-04-14