下载此文档

天线走线规则技巧及pcb制程培训讲座_图文.ppt


文档分类:汽车/机械/制造 | 页数:约33页 举报非法文档有奖
1/33
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/33 下载此文档
文档列表 文档介绍
,介绍了Philips 平台的PCB LAYOUT 走线规则,走线注意事项,拼版知识和PCB制程的知识。3走线规则技巧及PCB制程培训讲座?一个概念?什么是包线(1)包线就是把线用地包起来,以隔绝与同层线的干扰(2)我们的包线不仅是要包当层线,我们的包线是立体的,上下左右,全方位的(3)最好的包线是线上有地孔(特别是2-7孔), 平台的PCB LAYOUT 走线规则1 RF 50ohm匹配线挖好,地要完整, 差分线(如I,Q)近乎等长,差分线走线要保证两条线始终平行,近似等长, 敏感线(. D_REF_CLK)要包好,邻层没有平行和交叉的走线, 过孔的地方需要2-7层都包地, 其他的射频部分的控制信号线(PON_PA,EDGE1_PA,MODE_SELECT, DCS,PON_SW,PON_3537 etc.)需要包地,邻层没有平行的走线,交叉线尽量少。部分线视情况需要可以包在一起。在RF区,对应的表层应是地。 PA供电的VBAT必须单独布线,线宽2mm,并检查邻层没有相邻的信号线和过孔,邻层没有交叉的信号线。 _SYN,VCC_RX_TX必须包地,并检查邻层没有并行的数据线和电源线,邻层交叉的线尽量少,2- 26M晶振下面第二层必须为完整的地,,孔所对应的RF区域是地,而不能是PAD,线对应的区域也应当是地2 CLKBURST时钟线和过孔(2-7)需要包地(2倍线宽) SIMCARD的信号及时钟线需要包地(可以一起包) 所有的音频线(MIC,RECEIVER,SPEAKER,EAR尤其注意MICBIAS,MIC_BIAS_AUX)需要包地,并检查邻层及过孔是否包地。 所有的模拟信号线(MES_BATT,TEMP_PRODUCT,MES_CUR,CURRENT etc.)都需要包地。 LCDC 时钟线C_MCLK,C_PCLK需要包地,邻层没有平行走线。 所有的晶体和晶振下面第二层没有信号线的过孔和走线。 VBAT电源线全部包地,尽量从根部星形连接。 ,注意电源线宽的一致性,避免出现中间段变细的情况。3 ESD(从PCB角度) 打孔,各IC,连接器, 所有连接ESD器件的信号线必须先通过ESD,然后再到相应的器件, PCB 层的分布(针对8层是RF)lay8: RF件、线笼子外不见长线。横竖皆可。2-7孔对应的8层是地。横竖皆有lay7:RF线对应的第8层要是地,不能是件的焊盘或线lay6:全是地(主地)lay5:sensitive的线,以竖线为主RF-BB (IQ、AFC、RAMP、CLOCK) PMU给RF的电源(VDD_IO_LOW,VCC_SYN,VCC_RX_TX)逻辑控制线, AUDIO(MIC、AUXMIC、MICBIAS、RECEIVER、SPEAKER)尽量走板边。lay4:对应5层的Sensitive线全是地,可走部分长线、横线。整层大部分全是地. lay3:长线、竖线。logic线。lay2:短线,有横有竖。lay1:短线,笼子外不见长线。注意:(1)横线、竖线,要合理分配,不能全部走在一层(2)邻层不得已需交叉的线,应正交5 走线顺序(先射频后基带) RF先走8层RF线,sensitive线,可先在保护线边加地孔,予留地孔位置。8其次,在第7、8层要把RF线基本走完,除RF-BB (IQ、AFC、RAMP、CLOCK) PMU给RF的电源(VDD_IO_LOW,VCC_SYN,VCC_RX_TX), RF逻辑控制线外然后,RF线应在8、7、 BB先走audio线再走其他线,这时可以以cpu为中心按照功能模块走线9二,走线注意事项1 走线不可以出现任意角度线,我们以45°和135°为标准2 同一网络的两根线交叉时,不要交叉成直角和锐角,可以用45°或135°线过渡103 当一个线和直线交叉,切忌也不要走锐角,可以走直角4 pad拉线形式

天线走线规则技巧及pcb制程培训讲座_图文 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数33
  • 收藏数0 收藏
  • 顶次数0
  • 上传人825790901
  • 文件大小0 KB
  • 时间2016-01-29