下载此文档

低功耗模拟前端电路设计.doc


文档分类:通信/电子 | 页数:约3页 举报非法文档有奖
1/3
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/3 下载此文档
文档列表 文档介绍
1 低功耗模拟前端电路设计超低功耗、高集成的模拟前端芯片MAX5865是针对便携式通信设备赺例如手机、 PDA 、 WLAN以及3G无线终端而设计的, 芯片内部集成了双路8位接收ADC和双路10位发送DAC , 可在40Msps转换速率下提供超低功耗与更高的动态性能。芯片中的ADC模拟输入放大器为全差分结构, 可以接受1VP-P满量程信号; 而DA C模拟输出则是全差分信号, 在1 . 4V共模电压下的满量程输出范围为400mV 。利用兼容于SPITM和MIC ROWIRETM的3线串行接口可对工作模式进行控制, 并可进行电源管理, 同时可以选择关断、空闲、待机、发送、接收及收发模式。通过3线串口将器件配置为发送、接收或收发模式,可使MAX5865工作在FDD或TDD系统。在TDD模式下, 接收与发送DAC可以共用数字总线, 并可将数字I/O的数目减少到一组10位并行多路复用总线; 而在FDD模式下, MAX5865的数字I/O可以被配置为18位并行多路复用总线, 以满足双8位ADC 与双10位DAC的需要。 2 1 MAX5865的工作原理图1所示为MAX5865内部结构原理框图,其中,A DC采用七级、全差分、流水线结构, 可以在低功耗下进行高速转换。每半个时钟周期对输入信号进行一次采样。包括输出锁存延时在内,通道I的总延迟时间为5个时钟周期, ,图2给出了ADC时钟、模拟输入以及相应输出数据之间的时序关系。 ADC的满量程模拟输入范围为VREF,共模输入范围为VDD/2 ± 0. 2V 。 VREF为VREFP与VREFN之差。由于 MAX5865中的ADC前端带有宽带T/H放大器,因此, ADC能够跟踪并采样/保持高频模拟输入赺>奈魁斯特频率。使用时可以通

低功耗模拟前端电路设计 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数3
  • 收藏数0 收藏
  • 顶次数0
  • 上传人apaihuai53
  • 文件大小72 KB
  • 时间2017-05-27