下载此文档

基于Cortex-M3的I2C总线存储器设计.doc


文档分类:IT计算机 | 页数:约44页 举报非法文档有奖
1/44
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/44 下载此文档
文档列表 文档介绍
课题名称:基于 Cortex-M3 的I 2C总线存储器设计 1. 本课题所涉及的问题及应用现状综述 I 2C 是一种较为常用的串行接口标准,具有协议完善、支持芯片较多和占用 I/O 线少等优点。 I 2C 总线是 PHILIPS 公司为有效实现电子器件之间的控制而开发的一种简单的双向两线总线。现在, I 2C总线已经成为一个国际标准,在超过 100 种不同的 IC集成电路上实现,得到超过 50家公司的许可,应用涉及家电、通信、控制等众多领域,特别是在 ARM 嵌入式系统开发中得到广泛应用。在ARM 嵌入式系统开发中,系统和外围设备的信息交换能力非常重要。传统的方式多采用地址和数据总线来完成,但是由于嵌入式系统总线资源的限制,利用有限的 I/O 接口和足够的通信速度来扩展多功能的外围器件就显得十分必要。 I 2C 总线正好可以满足这一嵌入式系统设计的需要。在嵌入式系统中应用 I 2C总线,可以在很大程度上简化系统结构,模块化系统电路,而I 2C总线上各节点独立的电气特性也可以使整个系统具有最大的灵活性 2. 本课题需要重点研究的关键问题、解决的思路及实现预期目标的可行性分析 I 2C主从模式 I 2C 采用两根 I/O 线:一根时钟线(SCL 串行时钟线) ,一根数据线(SDA 串行数据线),实现全双工的同步数据通信。I 2C总线通过 SCL/SDA 两根线使挂接到总线上的器件相互进行信息传递。 ARM 通过寻址来识别总线上的存储器、 LCD 驱动器、 I/O 扩展芯片及其他 I 2C总线器件,省去了每个器件的片选线,因而使整个系统的连接极其简洁。总线上的设备分为主设备(ARM 处理器)和从设备两种,总线支持多主设备,是一个多主总线,即它可以由多个连接的器件控制。 I 2C串口存储器在嵌入式系统中会用到各种带I 2C接口的芯片,这里以I 2C串口存储器CSl24WC25 6 为例,说明 I 2C电路在 ARM 嵌入式系统中的应用。 CSl24WC256 是美国 CAllALXST 公司的一款芯片,是一个 256K 位支持 I 2C 总线数据传送协议的串行 CMOS 串口存储器,可用电擦除,可编程自定时写周期(包括自动擦除时间不超过 10ms ,典型时间为 5ms) ,具有 64字节数据的页面写能力。串行存储器一般具有两种写入方式,一种是字节写入方式,另一种是页写入方式。允许在一个写周期内同时对 1个字节到一页的若干字节的编程写入,1页的大小取决于芯片内页寄存器的大小。 3. 完成本课题的工作方案 ARM 在系统中一直作为主设备,所以在 I 2C 总线中只有主发送和主接收两种操作方式。在系统初始化时,由指令控制 CPU 送出相关的数据,经接口送到 I 2C寄存器内。通过初始化这些寄存器,可以实现 I 2C 总线的主模式控制,以及实现 I 2C 总线上的从设备读写。查阅相关资料,翻译英文文献,撰写开题报告。整理资料,初步设计电路原理图;编写程序,进行分模块测试。修改完善电路原理图,绘制 PCB 。制作 PCB 板或者购买万能板,购买元器件并焊接。编写程序,电路整体调试,完善电路。整理相关资料,撰写论文,准备答辩相关工作。论文修改打印,毕业设计答辩。 4. 指导教师审阅意见指导教师(签字): 2014 年 3月 12日西安邮电大学毕业设计( 论文) 成绩评定表学生姓名薛孟丹性别女学号 05102030 专业班级科技 1001 课题名称基于 Cortex-M3 的 I 2C 总线存储器设计课题类型毕业设计难度一般毕业设计(论文)时间 —— 指导教师王文强(职称讲师) 课题任务完成情况论文( 千字); 设计、计算说明书( 千字); 图纸(张); 其它( 含附件): 指导教师意见分项得分:开题调研论证分; 课题质量(论文内容) 分; 创新分; 论文撰写(规范) 分; 学****态度分; 外文翻译分指导教师审阅成绩: 指导教师(签字):年月日评阅教师意见分项得分:选题分; 开题调研论证分; 课题质量( 论文内容)分;创新分; 论文撰写(规范) 分; 外文翻译分评阅成绩: 评阅教师(签字):年月日验收小组意见分项得分:准备情况分; 毕业设计(论文)质量分; (操作)回答问题分验收成绩: 验收教师(组长)(签字):年月日答辩小组意见分项得分:准备情况分; 陈述情况分; 回答问题分; 仪表分答辩成绩: 答辩小组组长(签字):年月日成绩计算方法指导教师成绩 20(%) 评阅成绩 30(%) 验收成绩 20(%) 答辩成绩 30(%) 学生实得成绩( 百分制) 指导教师成绩评阅成绩验收成绩答辩成绩总评答辩委员会意见毕业论文( 设计) 总评成绩( 等级): 学院答辩委员会主任( 签字): 学院( 签章)年月日备注目录引

基于Cortex-M3的I2C总线存储器设计 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数44
  • 收藏数0 收藏
  • 顶次数0
  • 上传人6188
  • 文件大小1.12 MB
  • 时间2017-05-27