1 错误检测与纠正电路的设计与实现摘要:针对一些恶劣的电磁环境对随机存储器( RAM )电路误码影响的情况, 根据纠错编码的基本原理, 提出简单实用的能检查两位错误并自动纠正一位错误的 EDAC 算法;通过 VHDL 语言编程设计,由 FPGA 器件来实现, 并给出仿真结果。关键词: 错误检测与纠正( EDAC ) 汉明距离 FPGA VHDL .②数据位出现一位错误:图2中 ~ μs 模拟了数据位产生一位错误的情况。数据正确的情况下应该是 AA55 , 但现在 d8 位发生了错误, 读入的数据变为 AB55 , 可以看出数据已经被自动更正为 AA55 ; 同时, ERR 输出”1”表明有错误发生, CBOUT 输出为 23,即 100011 , 从表 1 可以看出是 d8 位发生了错误。 2
错误检测与纠正电路的设计与实现 来自淘豆网www.taodocs.com转载请标明出处.