下载此文档

电子电路信号完整性及影响因素.ppt


文档分类:汽车/机械/制造 | 页数:约27页 举报非法文档有奖
1/27
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/27 下载此文档
文档列表 文档介绍
该【电子电路信号完整性及影响因素 】是由【相惜】上传分享,文档一共【27】页,该文档可以免费在线阅读,需要了解更多关于【电子电路信号完整性及影响因素 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。第1章根本知识1-1信号与信号完整性〔SignalIntegrity〕1-2频率与时间1-3时间与距离1-4集总系统与分布系统1-5-3dB频率与上升时间1-6四种电抗1-7高速数字系统中的电阻、电容和电感元件精选课件1-1信号与信号完整性〔SignalIntegrity〕信号:使用非常广泛。从信息论的角度,信号是信息的一种物理表达,是信息的载体。广义地信号定义为一个随时间〔和位置〕变化的物理量。模拟信号:在规定的连续时间范围内,信号幅度值可以取连续范围的任意数值。简单地讲:是指时间和幅度均是连续的物理量。数字信号:在时间和幅度上都量化后取得的信号。它是以某种时间间隔依次出现的数字序列。简单地讲:是指时间和幅度均是离散的物理量。:数学模型2:〔tr〕:数字信号上升沿中对应满幅度电压的10%—90%处的时间间隔。下降时间〔tf〕:数字信号下降沿中对应满幅度电压的90%—10%处的时间间隔。精选课件上冲〔Overshoot〕:上冲又被称为过冲。它指的是沿着信号边沿的跳变方向,信号波形中超出稳定的“1〞或“0〞状态电平的局部。对于上升沿,是从“0〞到“1〞的跳变,在高电平处高于逻辑电平“1〞稳定电压值的局部。对于下降沿,这应是从“1〞到“0〞的跳变,在低电平处低于逻辑电平“0〞电压稳定值的局部。精选课件下冲〔Undershoot〕:又称反冲。指信号在过冲后,又沿着跳变方向的反方向,信号波形越过稳定的“1〞或“0〞状态电平的局部。对于上升沿,即:从“0〞到“1〞的跳变,信号上冲后,反过来又低于逻辑电平“1〞的稳定电压值的局部。对于下降沿,即:从“1〞到“0〞的跳变,信号过冲后,反过来又高于逻辑电平“0〞的电压稳定值的局部。精选课件占空比〔DutyCycle〕:时钟信号在一个周期内的上下电平的时间宽度之比。一般用百分比来表示,如果信号脉宽t,周期T,那么占空比为〔t/T*100%〕。精选课件振铃〔Ring〕:信号发生连续屡次的上冲和下冲所形成的震荡。其振幅应是一次比一次小,逐渐趋于零。噪声容限〔NoiseMargin〕:是量度逻辑电路在最坏工作条件下的抗干扰能力的直流电压指标,它规定了ECL电路在稳定状态时允许的最大噪声。定义为最差输入逻辑电平值(VIHmin或VILmax)与在这种输入条件下所能保证的最差输出逻辑电平值(VOHmin或VOLmax)之差。这里有两个噪声容限定义:表示高电平状态时的噪声容限,表示低电平状态时的噪声容限。:信号波形的完整性和时序的完整性。信号波形的完整性:经常提及的术语即上述的五个根本概念,这就是:信号的上升时间;下降时间;上冲;下冲;振铃;以及接收端的信号还存在多大的噪声容限。精选课件

电子电路信号完整性及影响因素 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数27
  • 收藏数0 收藏
  • 顶次数0
  • 上传人相惜
  • 文件大小3.33 MB
  • 时间2024-03-26