下载此文档

回顾第五章ARM及Xscale体系结构.ppt


文档分类:通信/电子 | 页数:约33页 举报非法文档有奖
1/33
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/33 下载此文档
文档列表 文档介绍
该【回顾第五章ARM及Xscale体系结构 】是由【相惜】上传分享,文档一共【33】页,该文档可以免费在线阅读,需要了解更多关于【回顾第五章ARM及Xscale体系结构 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。.,很多动作无法在外部管脚表达深度嵌入,软件越来越复杂无法实时跟踪、硬件断点无法设置片上调试技术的代表-----,由联合测试活动组〔JointTestActionGroup〕开发的针对PCB标准测试访问接口和边界扫描结构的标准。该标准被扩展到了面向用户对芯片上电路进行测试的接口,因此在VLSI测试中有所应用。边界扫描:应用处理器上的JTAG接口提供驱动与采样设备外部管脚的方法,并且JTAG驱动与处理器核状态无关。,用于数字电路引脚信号电平访问和控制;JTAG结构在系统中的链接。〔测试访问端口〕管脚五个输入输出管脚TAP控制器用一个同步状态机来控制和访问嵌入在ARM处理器核内部的测试功能电路;。指令存放器串行移位存放器,通过串行输入执行各种操作的指令。测试数据存放器组一组串行移位存放器,操作指令被串行装入由当前指令所选择的数据存放器。-ICE模块该模块用来监控指令存储器接口和数据存储接口包含2个硬件断点/观察点单元存放器和控制状态存放器。模块结构Embedded-ICE逻辑中的存放器地址为5位,通过扫描链2实现对其读写。当观察点存放器值与地址、数据和控制信号匹时,观察点存放器能终止ARM处理器的运行。观察点单元由数据、指令和控制存放器组组成;每组包含一个数据存放器和一个屏蔽存放器。可允许/禁止断点、设置数据/指令断点配置观察点地址存放器,当运行程序的指令/数据地址与其匹配时,停止程序的运行,进入调试;配置观察点数据存放器,当运行程序数据/指令的值与其匹配时,停止程序的运行,进入调试;。通过配置,支持正常的断点、观察点以及处理器和系统状态访问,完成调试。为实时跟踪代码运行过程,ARM提供跟踪宏单元ETM〔EmbeddedTraceMicrocell〕,通过嵌入式实时跟踪系统,实时观察其操作过程,对应用程序调试更全面、客观。EmbeddedICE和ETM构成ARM完整的调试、实时跟踪方案,有效降低了开发本钱。

回顾第五章ARM及Xscale体系结构 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数33
  • 收藏数0 收藏
  • 顶次数0
  • 上传人相惜
  • 文件大小3.80 MB
  • 时间2024-03-28