下载此文档

微电子作业答案完美版.pdf


文档分类:IT计算机 | 页数:约12页 举报非法文档有奖
1/12
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/12 下载此文档
文档列表 文档介绍
该【微电子作业答案完美版 】是由【青山代下】上传分享,文档一共【12】页,该文档可以免费在线阅读,需要了解更多关于【微电子作业答案完美版 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..?写出集成电路发展的五个时代及晶体管的数量?(15分).集成电路:将多个电子元件集成在一块衬底上,完成一定的电路或系统功能。小规模时代(SSI),元件数2-50;中规模时代(MSI),元件数30-5000;大规模时代(ISI),元件数5000-10万;超大规模时代(visi),10万-100万;甚大规模,大于100万。?(15分)(1)硅片制备(Waferpreparation):晶体生长,滚圆、切片、抛光。(2)硅片制造(Waferfabrication):清洗、成膜、光刻、刻蚀、掺杂。(3)硅片测试/拣选(Wafertest/sort):测试、拣选每个芯片。(4)装配与封装(Assemblyandpackaging):沿着划片槽切割成芯片、压焊和包封。(5)终测(Finaltest):电学和环境测试。?什么是摩尔定律?(15分)发展方向:①提高芯片性能②提高芯片可靠性③降低成本摩尔定律:硅集成电路按照4年为一代,每代的芯片集成度要翻两1:..番、工艺线宽约缩小30%,。。?(10分).硅片上的最小特征尺寸称为CD,CD常用于衡量工艺难易的标志。?(10分)“MoreMoore”:是指继续遵循Moore定律,芯片特征尺寸不断缩小(Scalingdown),以满足处理器和内存对增加性能/容量和降低价格的要求。它包括了两方面:从几何学角度指的是为了提高密度、性能和可靠性在晶圆水平和垂直方向上的特征尺寸的继续缩小,以及与此关联的3D结构改善等非几何学工艺技术和新材料的运用来影响晶圆的电性能。“MoreThanMoore”:指的是用各种方法给最终用户提供附加价值,不一定要缩小特征尺寸,如从系统组件级向3D集成或精确的封装级(SiP)或芯片级(SoC)转移。它更强调功能多样化,更注重所做器件除了运算和存储之外的新功能,如各种传感功能、通讯功能、高压功能等,以给最终用户提供更多的附加价值。以价值优先和功能多样化为目的的“MoreThanMoore”不强调缩小特征尺寸,但注重系统集成,在增加功能的同时,将系统组件级向更小型、更可靠的封装级(SiP)或芯片级(SoC)转移。2:..:high-k;low-k;Fabless;Fablite;IDM;Foundry;Chipless(20分)High-k:搞介电常数low-k低介电常数FABLESS:无生产线设计公司IDM整合元件制造商Foundry:铸造厂Fablite:介于FABLESS和IDM之间Chipless:.(15分)硅片制造师:硅片制造技师负责操作制造设备。设备技师:查询并维修设备。设备工程师:设备工程师专门从事确定设备设计参数和优化硅片生产的设备性能。工艺技师:工艺技师通过查询与工艺相关的问题支持生产设备和工艺工程组现场服务代表:在硅片制造厂,现场服务代表安装制造设备。实验室技师:实验室技师从事开发实验室的工作,建立并进行实验成品率/失效分析师:这些技师从事与缺陷分析相关的工作设备工程师:位硅片制造厂的化学材料,?每种类型各有什么特征?(40分)3:..;双极型平面晶体管以及双极型平面晶体管为主要器件,?例举出两个无源元件的例子。什么是有源元件?例举出两个有源元件的例子。(30分)无源元件:传输电流不能控制电流方向。例如:电阻电容有源元件:可控制电流方向,放大信号,并产生复杂电路的器件,例如二极管,发光二极管,?什么是ASIC?(30分)CMOS技术:以MOS为基础,同时含有NMOS和PMOS的集成电路技术。ASIC:专用集成电路,。半导体级硅的纯度能达到多少?(50分).答:(1)制备半导体级硅的过程:a)制备冶金级硅:SiC(s)+SiO2(s)→Si(l)+SiO(g)+CO(g)b)化学反应提纯生成三***硅烷:4:..Si(s)+3HCl(g)→SiHCl3(g)+H2(g)+heatc)生产半导体级硅:2SiHCl3(g)+2H2(g)→2Si(s)+6HCl(g)(2)%。?(30分)答:晶体生长→整型→切片→磨片倒角→腐蚀→抛光→清洗→检查→?为什么硅片上要使用外延层?(20分)外延层:硅基片作为籽晶在硅片上生长的一薄层硅外延层与衬底有相同的晶体结构,。(20分):芯片厂中通常分为扩散区、光刻区、刻蚀区、离子注入区、薄膜生长区和抛光区6个生产区域:①扩散区是进行高温工艺及薄膜积淀的区域,主要设备是高温炉和湿法清洗设备;5:..②光刻区是芯片制造的心脏区域,使用黄色荧光管照明,目的是将电路图形转移到覆盖于硅片表面的光刻胶上;③刻蚀工艺是在硅片上没有光刻胶保护的地方留下永久的图形;④离子注入是用高压和磁场来控制和加速带着要掺杂的杂质的气体;高能杂质离子穿透涂胶硅片的表面,形成目标硅片;⑤薄膜生长主要负责生产各个步骤中的介质层与金属层的淀积。⑥抛光,即CMP(化学机械平坦化),其目的是什么?(10分)答:氧化层保护表面免污染,免注入损伤,?(10分)推进,激活杂质,?(20分)光刻的目的是将电路图形转移到覆盖于硅片表面的光刻胶上,而刻蚀的目的是在硅片上无光刻胶保护的地方留下永久的图形。即将图形转移到硅片表面。?它是如何减小沟道漏电流的?(10分)沟道长度的缩短增加了源漏穿通的可能性,将引起不需要的漏电流,所以需要采用LDD工艺。轻掺杂漏注入使***和BF2这些较大质量的掺杂材料使硅片的上表面成为非晶态。大质量材料和表面非晶态的结合有助于维持浅结,从而减少源漏间的沟道漏电流效应6:..?更小的栅长会引发什么问题?(10分)答:因为它包括了最薄的栅氧化层的热生长以及多晶硅栅的刻印和刻蚀,而后者是整个集成电路工艺中物理尺度最小的结构。多晶硅栅的宽度通常是整个硅片上最关键的CD线宽。随着栅的宽度不断减少,栅结构(源漏间的硅区域)下的沟道长度也不断减少。晶体管中沟道长度的减少增加了源漏间电荷穿通的可能性,并引起了不希望的沟道漏电流。7、描述金属复合层中用到的材料?(10分)答:.(1)淀积Ti,使钨塞和下一层金属良好键合,层间介质良好键合;(2)Al,Au合金,加入铜抗电迁移(3)TiN作为下一次光刻的抗反射层8、STI隔离技术中,为什么采用干法离子刻蚀形成槽?(10分)答:采用干法刻蚀,?(15分)(表面钝化):..,水汽氧化与干氧氧化相比速度是快还是慢?为什么?(15分)化学反应:Si+2H2O->SiO2+2H2水汽氧化与干氧氧化相比速度更快,因为水蒸气比氧气在二氧化硅中扩散更快、。(20分):Si+O2SiO2氧化速度慢,氧化层干燥、致密,均匀性、重复性好,与光刻胶的粘附性好2、水汽氧化:Si+H2OSiO2(固)+H2(气)氧化速度快,氧化层疏松,均匀性差,与光刻胶的粘附性差3、湿氧:氧气携带水汽,故既有Si与氧气反应,又有与水汽反应氧化速度、?(15分)掺杂物、晶体晶向、压力、温度、–Si系统中的电荷有哪些?(15分).界面陷阱电荷、?例举并简单描述(20分)、硅片传输系统、气体分配系统、尾气系统、温控系统。工艺腔是对硅片加热的场所,由垂直的石英罩钟、多区加热电阻丝和加热管套组成硅片传输系统在工艺腔中装卸硅片,自动机械在片架台、炉台、装片台、冷却台之间移动气体分配系统通过将正确的气体通到炉管中来维持炉中气氛控制系统控制炉子所有操作,如工艺时8:..间和温度控制、工艺步骤的顺序、气体种类、气流速率、升降温速率、装卸硅片...?例举并描述可接受的薄膜的8个特性。(15分)(1)薄膜:指某一维尺寸远小于另外两维上的尺寸的固体物质。.(2).好的台阶覆盖能力..高的深宽比填隙能力(>3:1)厚度均匀(避免针孔、缺陷)高纯度和高密度..受控的化学剂量..结构完整和低应力(导致衬底变形,..。(10分)(1)晶核形成分离的小膜层形成于衬底表面,是薄膜进一步生长的基础。(2)凝聚成束形成(Si)岛,且岛不断长大(3)连续成膜岛束汇合并形成固态的连续的薄膜淀积的薄膜可以是单晶(如外延层)、多晶(多晶硅栅)和无定形(隔离介质,金属膜)的。?它对芯片加工来说为什么是必需的?(10分)答:多层金属化:用来连接硅片上高密度器件的金属层和绝缘层..关键层:线条宽度被刻蚀为器件特征尺寸的金属层。..对于ULSI集成电路而言,特征尺寸的范围在形成栅的多晶硅、栅9:..介质层..层间介质(ILD)ILD-1:隔离晶体管和互连金属层;隔离晶体管和表面杂质。采用低k介质作为层间介质,以减小时间延迟,增加速度。。(10分)答:膜淀积技术分类化学方法(1)()避免分层、开裂致漏电):HDPCVD(High-DensityPlasmaCVD)、PECVD(PlasmaenhancedCVD)(2)电镀:电化学淀积(ECD)、化学镀层物理方法:(1)PVD(2)蒸发(含MBE)(3)旋涂(SOG,SOD)(15分)。答:1)质量传输2)薄膜先驱物反应3)气体分子扩散4)先驱物吸附5)先驱物扩散进衬底6)表面反应7)副产物解吸8)。(10分)答:(1)低k介质须具备低泄漏电流、低吸水性、低应力、高附着力、高硬度、高稳定性、好的填隙能力,便于图形制作和平坦化、耐酸碱以及低接触电阻。研究较多的几种无机低介电常数(二)高k介质应DRAM存储器高密度储能的需要,引入了高k介质,10:..(或储能密度)可以增加栅介质的物理厚度,避免薄栅介质隧穿和大的栅漏电流。同时,降低工艺难度。有潜力的高k介质:Ta2O5,(BaSr)TiO37、名词解释:CVD、LPCVD、PECVD、VPE、BPSG。(将这些名词翻译成中文并做出解释)(10分)答:(1)CVD、化学气相淀积(ChemicalVaporDeposition)是指利用热能、辉光放电等离子体或其它形式的能源,使气态物质在固体的热表面上发生化学反应并在该表面上淀积,形成稳定的固态物质的工艺过程。(2)低压CVD(LPCVD)装片;;充N2气或其它惰性气体进行吹洗;;完成淀积;关闭所有气流,;回充N2气到常压,取出硅片。(3)等离子体增强CVD(PECVD)淀积温度低,冷壁等离子体反应,产生颗粒少,需要少的清洗空间等等离子体辅助CVD的优点。(4)VPE气相外延:硅片制造中最常用的硅外延方法是气相外延,属于CVD范畴。在温度为800-1150℃的硅片表面通过含有所需化学物质的气体化合物,就可以实现气相外延。(5)BPSG:硼磷硅玻璃(boro-phospho-silicate-glass,BPSG):这是一种掺硼的SiO2玻璃。可采用CVD方法(SiH4+O2+PH3+B2H6,11:..)来制备。BPSG与PSG(磷硅玻璃)一样,在高温下的流动性较好,广泛用作为半导体芯片表面平坦性好的层间绝缘膜。8、质量输运限制CVD和反应速度限制CVD工艺的区别?(10分).答:1、质量传输限制淀积速率淀积速率受反应物传输速度限制,即不能提供足够的反应物到衬底表面,速率对温度不敏感(如高压CVD)。2、反应速度限制淀积速率淀积速率受反应速度限制,这是由于反应温度或压力过低(传输速率快),提供驱动反应的能量不足,反应速率低于反应物传输速度。可以通过加温、加压提高反应速度。9、采用LPCVDTEOS淀积的是什么膜?这层膜的优点是什么?(10分).答:用TEOS(正硅酸乙酯)-臭氧方法淀积SiO2Si(C2H5O4)+8O3SiO2+10H2O+8CO2优点:a、低温淀积;b、高的深宽比填隙能力;c、避免硅片表面和边角损伤;12

微电子作业答案完美版 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数12
  • 收藏数0 收藏
  • 顶次数0
  • 上传人青山代下
  • 文件大小1.04 MB
  • 时间2024-03-29