下载此文档

数字电子技术基础 华中科技大学中国大学mooc课后章节答案期末考试题库2023年.pdf


文档分类:高等教育 | 页数:约48页 举报非法文档有奖
1/48
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/48 下载此文档
文档列表 文档介绍
该【数字电子技术基础 华中科技大学中国大学mooc课后章节答案期末考试题库2023年 】是由【青山代下】上传分享,文档一共【48】页,该文档可以免费在线阅读,需要了解更多关于【数字电子技术基础 华中科技大学中国大学mooc课后章节答案期末考试题库2023年 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..华中科技大学中国大学mooc课后章节答案期末考试题库2023年计算CMOS逻辑门的扇出数时,只使用静态的输入电流和输出电流计算。参考答案:,若输入序列X=110101(从最左边的位依次输入)时,设起始状态为【图片】,则输出序列为。【图片】参考答案:。参考答案:。参考答案:=1、R=0时,将使锁存器进入置位状态。参考答案:,它们存在两个稳定状态,从而可存储、记忆1位二进制数据。对吗?:..::静态功耗;而动态功耗随着工作频率的提高而;输入电阻;抗干扰能力比TTL。参考答案:极低;增加;很大;+,输入端在以下哪些接法下属于逻辑0(74LVC系列输出和输入低电平的标准电压值为【图片】)?参考答案:??参考答案:漏极开路(OD)输出_三态(TS),与所选触发器的类型无关。参考答案:,VIL、VIH分别为输入低、高电平。指出输出高电平的电路有。:..,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长时间,其数值与电源电压VDD及负载电容的大小有关。参考答案:,集成门电路分为MOS型、双极型和混合型。对吗?参考答案:,A、B为某逻辑电路的输入波形,Y为输出波形,则该逻辑电路为。【图片】参考答案:,其地址输入(选择控制端输入)端有_______个。参考答案:,属于组合逻辑电路的是__________。参考答案:译码器:..。参考答案:,在阵列的横线与竖线的交叉点上画“x”,表示横线与竖线是。参考答案:。参考答案:。参考答案:。参考答案:或,,或阵列。:..可编程,(不含全局时钟、全局使能控制等),16个宏单元。理论上,该逻辑块可以实现个逻辑函数,每个逻辑函数最多可有个变量。参考答案:,集成密度最高的是。参考答案::对位于的可编程逻辑器件进行编程。参考答案:,Y(A,B,C)的最小项表达式是()【图片】参考答案:Y=m(5,6,7),能正常工作的有。参考答案:__:..8421BCD码译码器的数据输入线与译码输出线的组合是。参考答案:,则至少要位二进制数码。参考答案:。裁判组由三个人组成:主裁判A、副裁判B和C。在判定一次比赛的结果时必须按照如下原则:只有当两个或两个以上裁判支持,并且其中有一个为主裁判时,比赛结果的裁决才有效。令A、B、C为1表示支持,为0表示反对。裁决Y为1表示有效,为0表示无效。下列表达式中能够实现该电路功能的是。参考答案:Y=AB+,将保持源信号的周期不变。对吗?参考答案:。对吗?参考答案:。对吗?:..,该单稳态触发器是可重复触发单稳态触发器。【图片】参考答案:,其振荡周期与因素相关参考答案:与、正向阈值电压、,其振荡周期约为。【图片】参考答案:,要求该单稳态触发器的暂稳态时间。【图片】参考答案:大于噪声脉宽,,该触发器的输入端中个为正脉冲触发信号。【图片】参考答案:B:..,该触发器的输出【图片】端稳态为。【图片】参考答案:,该单稳态触发器的暂稳态维持时间为。【图片】参考答案:,该单稳态触发器的触发信号是。【图片】参考答案:,该单稳态触发器的稳态是。【图片】参考答案:。参考答案:正确:..abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为____________。参考答案:【图片】,当变量的取值为。将不出现冒险现象。参考答案:B=C=。门电路正常工作情况下,带同类门电路的最大数量称为门的扇出数。对吗?参考答案:,需要个异或门。参考答案:-8线译码器74HC138可以构成6-64线译码器,需要片74HC138。参考答案:。参考答案:译码器:..,低位片中的【图片】、【图片】、【图片】所接的电平应为。参考答案:。对吗?参考答案:。对吗?参考答案:。对吗?参考答案:,输出将出现错误编码。对吗?参考答案:,优先编码器将只对优先级别高的输入进行编码。对吗?:..:,优点是电路结构简单。超前进位加法器的优点是运算速度快,缺点是电路结构复杂。对吗?参考答案:,而变化的时间有差异的现象,称为竞争。由竞争而可能产生输出干扰毛刺的现象称为冒险。对吗?参考答案::发现并消除可能出现的互补变量运算、增加选通控制信号和使用滤波电路。对吗?参考答案:。对吗?参考答案:,以下哪组R,S输入信号将导致相应信号撤销后,电路进入不确定状态【图片】:..,?【图片】参考答案:【图片】参考答案:,请指出该触发器属于以下哪种类型的触发器【图片】参考答案:,当输入全为高电平时,各管的导通电阻串联,使低电平输出电压升高,以致破坏正常逻辑功能;而类NMOS与非门的工作管是并联的,增加NMOS管的数目不会影响低电平输出电压的稳定,因而类NMOS电路多以与非门作为基本门电路。对吗?参考答案:。电路的噪声容限愈大,其抗干扰能力愈强。对吗?:..。当工作频率增加时,CMOS门的动态功耗会线性增加。当电源电压增加时,电路的功耗也会增加。参考答案:、NMOS到CMOS的过程,其中PMOS电路问世最早。PMOS管是以空穴为导电载流子,而NMOS管以电子为导电载流子,由于空穴的迁移率比电子低,因此,NMOS电路的工作速比PMOS电路快,而且PMOS使用负电源,与TTL电路不匹配,所以PMOS集成电路被NMOS电路取代。后来发展的CMOS电路有静态功耗低、抗干扰能力强等诸多优点而成为主流器件。对吗?参考答案:,一般不让多余的输入端悬空,以防引入干扰信号。对多余输入端的处理以不改变电路工作状态及稳定可靠为原则。对吗?参考答案:,表示输入信号D建立时间的是,表示输入信号D保持时间的是。【图片】参考答案:、:..S和R为,由或非门构成的基本SR锁存器会出现不稳定状态。参考答案:,R=,由或非门构成的基本SR锁存器保持原状态不变。参考答案:S=0,R=,其特性方程中,约束条件为SR=0。这说明两个输入信号。【图片】参考答案:【图片】和【图片】为,由与非门构成的基本SR锁存器会出现不稳定状态。参考答案:=0,=,它可以存储1位二进制码,存储8位二进制信息需要个触发器参考答案:2,(复位)后,Q和【图片】端的状态分别为和。:..,::【图片】技术制造的。参考答案:=1、K=0,而CP下降沿到来之后变为J=0、K=1,则触发器的状态为参考答案:,下列说法正确的是。【图片】参考答案:表示输出信号对输入信号的响应延迟时间,即输出Q从低电平到高电平对信号D的延迟时间_表示输入数据信号D的保持时间。_表示输出信号对输入信号的响应延迟时间,即输出Q从高电平到低电平对信号E的延迟时间。_表示输入数据信号D的建立时间。:..:,:,能完成【图片】:——置1,置0,保持和翻转。参考答案:。参考答案:【图片】的状态。:..,当异步置位信号无效时,在CP信号的作用下,才能响应D端的输入。参考答案:。同一种逻辑功能的触发器可以用不同的电路结构来实现;同一种电路结构的触发器可以实现不同的逻辑功能。对吗?参考答案:()。参考答案:=2’b10,b=3’b110,那么{a,b}=()参考答案:5’=4’b1010,b=4’b1100,那么&(a&b)=()参考答案:1’b0:..92.)参考答案:()moduleMED(Q,DATA,CLK)inputDATA,CLK;outputQ;regQ;always@(posedgeCLK)beginQ<=DATA;endendmodule参考答案:,()设计方法更多的被应用于VerilogHDL设计当中。参考答案::原理图/HDL文本输入→功能仿真→()→布局布线→()→编程下载→硬件测试。正确的是()。①功能仿真②时序仿真③逻辑综合④配置⑤分配管脚参考答案:③②=sel?A:B;进行逻辑综合,得到的硬件电路为()参考答案:数据选择器:..VerilogHDL程序所描述电路是()moduleTRI(EN,IN,OUT);inputIN,EN;outputOUT;assignOUT=EN?IN:1'bZ;endmodule参考答案:()moduleDataflow(A,En,Y);input[2:0]A;//输入端口声明inputEn;//输入端口声明output[7:0]Y;//输出端口声明assignY[0]=~(En&~A[2]&~A[1]&~A[0]);assignY[1]=~(En&~A[2]&~A[1]&A[0]);assignY[2]=~(En&~A[2]&A[1]&~A[0]);assignY[3]=~(En&~A[2]&A[1]&A[0]);assignY[4]=~(En&A[2]&~A[1]&~A[0]);assignY[5]=~(En&A[2]&~A[1]&A[0]);assignY[6]=~(En&A[2]&A[1]&~A[0]);assignY[7]=~(En&A[2]&A[1]&A[0]);endmodule参考答案:,以endmodule结尾的。参考答案:、输出端口的数据类型,则其缺省值是位宽为1位的wire型变量。参考答案:,阻塞赋值语句按照它们在块中排列的顺序依次执行,即前一条语句没有完成赋值之前,后面的语句不可能被执行。参考答案:正确:..(X1,X2,Y,Overflow);//designblockinputX1,X2;outputY,Overflow;initialbegin#10Y=X1^X2;overflow=X1&&X2;end;endmodule;参考答案:错误103.【图片】。对吗?参考答案:,该程序正确吗?moduleUniversalShift(S1,S0,Din,Dsl,Dsr,Q,CP,CLR_);inputS1,S0;//SelectinputsinputDsl,Dsr;//SerialDatainputsinputCP,CLR_;//ClockandResetinput[3:0]Din;//ParallelDatainputoutput[3:0]Q;//Registeroutputreg[3:0]Q;always@(posedgeCPornegedgeCLR_)if(~CLR_)Q<=4'b0000;elsecase({S1,S0})2'b00:Q<=Q;//Nochange2'b01:Q<={Dsr,Q[3:1]};//Shiftright2'b10:Q<={Q[2:0],Dsl};//Shiftleft2'b11:Q<=Din;//Parallelloadinputendcaseendmodule参考答案:,具有CMOS的低功耗特性。参考答案:,使用户能够按需要对输出进行组态。:..、输入/输出块和可编程的内部互连线资源三部分组成。参考答案:,都是与阵列可编程,或阵列固定。参考答案:,CPLD是基于SRAM的编程技术,而FPGA则是基于【图片】或快闪存储器的编程技术。参考答案:,就会丢失所有的逻辑功能的高密度可编程逻辑器件是()。(填大写英文字母)参考答案:,该电路至少需要个控制输入端。【图片】参考答案:2:..,则A处的频率是400kHz,B处的频率是40kHz,C处的频率是。【图片】参考答案:,经过100个时钟脉冲作用之后的值为。参考答案:【图片】,【图片】两个状态,条件可确定【图片】和【图片】不等价。参考答案:,分析电路确定电路的有效循环状态数为,能否自启动。【图片】参考答案:6,,每一个【图片】和【图片】的周期内,可以等分为段时间间隔相等的状态,需要电路有种状态来实现。【图片】参考答案:4,4:..。【图片】参考答案:,假设初始状态【图片】=000。由FF1和FF0构成的电路是进制计数器。这个电路为进制计数器。【图片】参考答案:3,,设电路的初始状态为00,当序列A=110010自左至右输入时,该电路输出Z的序列为。【图片】参考答案:。如果电路的初始状态为a,输入信号A依次是1010111,试确定电路经历的状态,及输出序列。【图片】参考答案:abababdc,,现要设计一个模3的移位型计数器,状态分配可能是。【图片】参考答案:。【图片】:..。【图片】参考答案:,这个说法正确吗?参考答案:,同步计数器的显著优点是工作速度快。这个说法正确吗?参考答案:(a)所示电路中,CP脉冲的频率为2kHz,则输出端Q的频率为4kHz;图(b)所示电路中,CP脉冲的频率为4kHz,则输出端Q的频率为4kHz。对吗?【图片】参考答案:–垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,构成此分频器至少需要9个触发器。对吗?参考答案:错误:..。因此,除了时钟CP外,没有输入变量的电路不是时序电路。参考答案:。参考答案:【图片】则F和G相或的结果为_________。参考答案:【图片】时,:原变量换成反变量,反变量换成原变量。、地址译码器和组成。参考答案:。:..、B和输出F的波形如图所示,则该逻辑电路为。【图片】参考答案:,则译码器地址输入端至少有_______个。参考答案:,使能输入端【图片】、【图片】和【图片】的电平应是。参考答案:()B转换成十进制数是参考答案:、64列,则存储阵列的存储容量为个存储单元。参考答案:4K:..ROM实现四位二进制码到四位格雷码的转换,则该ROM的数据线有4根,地址线有根。参考答案:,则该ROM的地址线有根。参考答案:(101001101100)B转换成十六进制数是参考答案:()B转换成八进制数是参考答案:()H转换成十进制数是参考答案:,则该ROM的数据线有根。参考答案:8:..,根据外部给定的读写存储单元的首地址,在作用下,SSRAM可以连续读写接下来的若干个地址单元。参考答案:×1位ROM扩展为1024×1位ROM,地址线为根。参考答案:,存储器的总容量是。【图片】参考答案:32×;而用ROM实现组合逻辑时不对函数作任何化简。参考答案:,则当XYZ等于000、001、011和101时,【图片】;当XYZ等于011、110、111和时,【图片】。【图片】参考答案:101:..256×1位ROM扩展为1024×8位ROM,共需片256×1位ROM。参考答案:,,在满足LED阵列图像稳定不闪烁的情况下,CP脉冲的最低工作频率为。【图片】参考答案:–10的8位带符号二进制数的原码及补码表示分别是参考答案:10001010,**********.带符号二进制补码01011001和11010011所表示的十进制数分别为参考答案:89,–,若将LED阵列改为16行×128列,则需要RAM的位数为。【图片】参考答案:,它可分为ROM和RAM两大类,属于MOS工艺制成的超大规模集成电路。:..+21所得结果为参考答案:–121–29时,所得结果产生溢出,若出现溢出,解决办法是只有进行位扩展。参考答案:。参考答案::(11111111)B所对应的十进制数是。参考答案:255:..8(11111111)B所对应的十进制数真实值是。参考答案:。对吗?参考答案:,其最高位表示符号位,其余部分表示数值位,所以一个用补码表示的4位带符号二进制数1001表示的是十进制数–1。对吗?参考答案:。对吗?参考答案:、格雷码等都是有权码,而余3码、余3循环码等都是无权码。对吗?参考答案:,可将数字波形画成理想的波形。:..,同步RAM的读写速度低于异步RAM。参考答案:,其数据将会丢失;而SRAM中存储的数据无需刷新,只要电源不断电就可以永久保存。参考答案:,整数部分和小数部分需要分开进行。整数部分的转换方法是连续除以2直到商为0,每一步的余数作为二进制数的一位数字,最先获得的余数是二进制数的最低位,最后获得的是其最高位;小数部分的转换方法是连续乘以2直到满足误差要求,每一步取乘积的整数部分作为二进制数的一位数字,同样地,最先获得的整数部分是二进制数的最低位,最后获得的是其最高位。此说法对吗?参考答案:,对吗?参考答案:正确:..1001和0101的乘积等于(101101)B,对吗?参考答案:–25的8位二进制补码表示为(11100111)B,对吗?参考答案:–256~+255,对吗?参考答案:,对吗?参考答案:(1010011)在最高位设置奇校验位后,它的二进制表示为11010011,对吗?参考答案:(),对吗?参考答案:错误:..:锁存器是脉冲电平敏感器件,,红色字体标注的反馈线中哪条线为置1维持线。【图片】参考答案:,必然会出现量化误差。对吗?参考答案:。对吗?参考答案:。对吗?参考答案:。对吗?:..,也有可以用最小输出电压与最大输出电压的比值来表示。对吗?参考答案:。对吗?参考答案:(离散)的模拟量的过程称为。参考答案:,在条件下,输出端Q总是等于输入的数据D参考答案:。参考答案:正确:..188.)。参考答案:=AB+B+BCD=。参考答案:。参考答案:×4的存储系统的起始地址为全0,其最高地址的十六进制地址码为3FFFH。参考答案:。在设计实现时,只需列出真值表,逻辑函数的输入作为存储内容,输出作为地址,将内容按地址写入ROM即可。参考答案:【图片】时,同一逻辑函数的两个最小项【图片】=。:..,下列语句哪个不是条件语句?()参考答案:,下列语句哪个不是循

数字电子技术基础 华中科技大学中国大学mooc课后章节答案期末考试题库2023年 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数48
  • 收藏数0 收藏
  • 顶次数0
  • 上传人青山代下
  • 文件大小3.49 MB
  • 时间2024-04-13
最近更新