下载此文档

流水灯课程设计报告.docx


文档分类:办公文档 | 页数:约18页 举报非法文档有奖
1/18
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/18 下载此文档
文档列表 文档介绍
该【流水灯课程设计报告 】是由【小吴】上传分享,文档一共【18】页,该文档可以免费在线阅读,需要了解更多关于【流水灯课程设计报告 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。1摘要流水彩灯控制器在我门日常生活中有重要的运用,如广告牌的设计和节日彩灯的设计都能运用到它的原理。本次设计的流水彩灯控制器是其中较简单的,但这是进行复杂设计的根底。本次课程设计要设计一个流水彩灯控制器〔用8只发光二极管显示,至少三种工作方式〕。首先要分析设计要求,从要实现至少三种工作方式入手推导出要使用的芯片。可通过八位右移存放器74LS164实现八个彩灯的向右移动,从它的右移输入端控制来实现它的流水彩灯的变化。要控制流水彩灯的变化,可通过一个八位拨码开关,八选一数据选择器74LS151,模十六加法计数器74LS161来实现。时钟信号由一个555产生,产生周期可由一个滑动变阻器控制。而彩灯的变化可由拨码开关自行选择。经实验验证,所设计的流水彩灯控制器能完成题目要求。关键词:时钟脉冲;分频;移位存放器;数据选择器;拨码开关;2目录摘要 11设计课题与要求 32系统模块组成 43单元电路设计与计算 104整机电路设计 105组装调试 156总结 15结论 16参考文献 16附录1流水彩灯控制器原理总图 17附录2PCB总图 17附录2元器清单 1831设计课题及要求〔一〕题目:流水彩灯控制器〔二〕根本要求:1、用8只发光二极管显示。2、至少三种工作方式。。用555做时钟信号,用模十六加法计数器74LS161的输出端的最高位Q3接到移位存放器74LS164的输入端可以实现11111**********码,模十六加法计数器74LS161的输出端的Q1Q2Q3接到八选一的数据选择器74LS151的选择控制端。74LS151的八个输入端都接到八位拨码开关,由拨码开关和控制端控制输出端,输出端接到移位存放器74LS164的输入端。而移位存放器74LS164的输出端接8只发光二极管,可以实现流水功能,并有多种工作方式。如图3-1所示。图3-,每一个模块完成特定的功能,再把它们有机的组织起来构成一个系统完成彩灯控制器的设计。系统可由四个模块组成,它们分别是:时钟电路、单种码产生电路、拨码开关控制电路、数据输出,设计框图如图2-1所示。单种码产生电路555时钟电路输出电路拨码开关控制电路图2-:由一个555和电阻电容组成,构成一个多谐振荡器,周期为可调,控制计数器和移位存放器。:由模十六加法计数器74LS161可产生。:八位拨码开关和八选一数据选择器74LS153组成,模十六的计数器74LS161的三个输出端接数据选择器的地址输入端,就能按二进制译码,从拨码开关控制8个输入端D0——D7,选择一个需要的数据送到输出端Y。:由八位移位存放器74LS164和八个彩灯与电阻组成,选择输出的每一种码输入到存放器的数据输入端,使码在存放器的八个输出端自左向右移动,实现彩灯的变化。、两个电阻和两个电容构成。555定时器是一种多用途的数字模拟混合集成电路,利用它可以方便的构成施密特触发器、单稳态触发器和多谐振荡器,由于使用灵巧、方便,所以555定时器再波形的产生与变换、测量与控制等多种领域都得到广泛应用。时钟脉冲产生电路主要由555定时器芯片来实现,555芯片管脚图如图4-1所示。图4-,它主要有以下局部组成:(1)电阻分压器。由3个5KΩ的电阻组成。(2)电压比拟器。由C1和C2组成,当控制输入端悬空时,C1和C2的基准电压分别是2/和1/。(3)根本RS触发器。由两个与非门G1和G2构成,对两个比拟器输出的电压进行控制。(4)放电三极管VT。VT是集成极开路的三极管,VT的集成极作为定时器的引出端D。(5)缓冲器。由G3和G4构成,以提高电路的负载能力。引脚功能:1脚位接地端;2脚是低电平触发端入端;3脚是输出端;4脚是复位端;5脚是电压控制端;6脚是高电平触发端入端;7脚是放电端;8脚是电源端。时钟电路案例图如图4-2所示。6图4-2时钟电路案例〔数据可变〕用555定时器构成多谐振荡器,电路输出便得到一个周期性的矩形脉冲,其周期为:T=(R1+2R2)C555控制74LS161模十六计数器和八位移位存放器,要能看到彩灯的流动,其周期设为1秒左右,电阻值和电容值可设为:R1=20KΩR2=〔可变〕C=100μf由公式计算得:T=;另一路做为移位时钟脉冲加到移位存放器74LS164。工作原理:多谐振荡器的输出波形图,如图4-3所示7图4-3多谐振荡器的输出波形接通电源后,VCC经R1,R2给电容C充电。由于电容上电压不能突变,电源刚接通时Vc=0,/3时,RD=1,SD=1,根本RS触发器状况不变,即输出端Q仍为高电平,/3时,Rn=0,SD=1,根本RS触发器置0,输出端Q为低电平。这时Q=1,使内部放电管饱合导通。于是电容C经R2和内部放电管放电,Uc按指数规律减小。/3时,内部比拟器A1输出高电平,A2输出低电平,根本RS触发器置1,输出高电平。这时,Q=0,内部放电管截止。于是C结束放电并重新开始充电。如此循环不止,输出端就得到一系列矩形脉冲。,模十六计数器74LS161芯片管脚图如图4-4所示。图4-474LS161管脚图74LS161具有以下功能:(1)异步清零。当=0,不管其他输入端的状态如何,不管有无时钟CP,计数器输出将直接置零(QDQCQBQA)=0000,称为异步清零。(2)同时并行预置数。当=1,=0时,再输入脉冲CP上升沿的作用下,并行输入端的数据dcba被置入计数器的输出端,即(QDQCQBQA)=dcba。由于这个操作要与CP上升沿同时,所以称为同时预置数。(3)保持。当==1,且EP*ET=0,那么计数器保持原状态不变。这时,如EP=0、ET=0,那么进位信号Oc(Oc=QDQCQBQAET)保持不变;如ET=0那么不管EP状态如何,进位信号Oc=0。8(4)计数。当==EP=ET=1时,在CP端输入计数脉冲作用下,计数器进行二进制加法器计数。 产生的码为11111**********,可实现灯从1~8从00左到右逐次点亮,,,8位拨码开关,八选一数据选择器74LS151组成,74LS161我们已经介绍过了,8为拨码开关如以下图,八选一数据选择器74LS151为互补输出的8选1数据选择器,引脚排列如以下图,功能见表。?选择控制端〔地址端〕为C~A,按二进制译码,从8个输入数据D0~D7中,选择一个需要的数据送到输出端Y,G为使能端,低电平有效。〔1〕使能端G=1时,不管C~A状态如何,均无输出〔Y=0,W=1〕,多路开关被禁止。〔2〕使能端G=0时,多路开关正常工作,根据地址码C、B、A的状态选择D0~D7中某一个通道的数据输送到输出端Y。如:CBA=000,那么选择D0数据到输出端,即Y=D0。如:CBA=001,那么选择D1数据到输出端,即Y=D1,其余类推。理ab126计算公式大全74LS151功能表:输入输出9数据选择选通YWCBAG×××HLHLLLLD0D0LLHLD1D1LHLLD2D2LHHLD3D3HLLLD4D4HLHLD5D5HHLLD6D6HHHLD7D7????????????图1?74LS151引脚排列图10工作原理:计数器控制数据选择器的地址控制端,拨码开关控制输入,可实现编码的人工控制。 输出电路由由八位移位存放器74LS164、八个彩灯和八个驱动电阻构成。位移位存放器74LS164芯片管脚图如图4-8所示。图4-874LS164管脚图当去除端〔CLEAR〕为低电平时,输出端〔QA-QH〕均为低电平,串行数据输出端(A,B)可控制数据。当A,B任意一个为低电平时,那么禁止新的数据输入,在时钟端〔CLEAR〕脉冲作用下QA为低电平,当A、B有一个为高电平时那么另一个就允许输入数据,并在CELAR上升沿作用下决定QA的状态。74LS164的引脚功能:CLOC:时钟输入端;CELAR:去除端〔低电平有效〕;A、B:行数据输入端;QA-QH:输出端输出电路如图4-9所示。

流水灯课程设计报告 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数18
  • 收藏数0 收藏
  • 顶次数0
  • 上传人小吴
  • 文件大小414 KB
  • 时间2024-04-13