下载此文档

数字电子技术试卷及2.doc


文档分类:高等教育 | 页数:约6页 举报非法文档有奖
1/6
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/6 下载此文档
文档列表 文档介绍
该【数字电子技术试卷及2 】是由【雨林书屋】上传分享,文档一共【6】页,该文档可以免费在线阅读,需要了解更多关于【数字电子技术试卷及2 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。羁一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93)。、低电平易(高阻)种状态。(高电平或悬空)。,其Rd和Sd端应接(高)电平。,该函数的反函F=,则起码要(7)位二进制数码。(5)V,其输出高电平为()V,输出低电平为()V,CMOS电路的电源电压为(3-18)V。—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出Y7Y6Y5Y4Y3Y2Y1Y0应为()。。该ROM有(11)根地点线,有(16)根数据读出线。,最大计数容量为(100)位。,Y1=(AB);Y2=(AB+AB);Y3=(AB)。,该计数器是(5)进制计数器。(低)有效。,它们分别是(真值表、)、(逻辑图式)、(逻辑表达)和(卡诺图)。“1”异或起来获得的结果是(0)。,(施密特触发器和单稳态触发器)是脉冲的整形电路。(高)电平。:(与、或、非)运算。,先比较(最高)位。、(同步型、主从型)和边缘型;(积分型单稳态)(TTL)电路和(CMOS)电路。(两)个稳固状态.,多谐振荡器有(0)个稳固状态。、功能综合电路两种;,不考虑低位的进位信号是(半)加器。(低位)相加,并且还考虑来自低位进位相加的运算电路,称为全加器。,并且还与该时刻电路所处的状态相关。。,可分为RS触发器,T触发器,JK触发器,Tˊ触发器,D触发器等。,在集成计数器芯片的基础上,经过采纳反应归零法,预置数法,进位输出置最小数法等方法能够实现随意进制的技术器。,它可储存一位二进制数。,应采纳多谐振荡器电路。=K=T。。=0。,若JK,则可达成T触发器的逻辑功能;若JK,则可达成D触发器的逻辑功能。羇二、单项选择题(本大题共15小题,每题2分,共30分)肄(在每题列出的四个备选项中只有一个是最切合题目要求的,请将其代码填写在题后的括号内。错选、多项选择或未选均无分。)1.?函数F(A,B,C)=AB+BC+AC的最小项表达式为( )。(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m3,5,6,7)(A,B,C)=∑m(0,2,3,4)(A,B,C)=∑m(2,4,6,7)—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出Y2Y1Y0的值是()。(选择控制)端有()个。,当早先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。--0110--1100--1000----0101--0010--0001----1100--1101--1110----1010--1001--1000--(E1=1,E2A=E2B=0)时,地点码A2A1A0=011,则输出Y7~Y0是( )。,使其输出为1的输入变量取值组合有( )种。??????????????????( )功能。/(进制数)为( )的计数器。,(A、B为触发器的输入)其输出信号的逻辑表达式为( )。螃蚆AB莀Qn++1=+1=,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()。=AB+BC,使F=1的输入ABC组合为(????)====110羇其计数的容量为( ),该电路的逻辑表达式为( )。..***( )个有效状态。、判断说明题(本大题共2小题,每题5分,共10分)腿(判断以下各题正误,正确的在题后括号内打“√”,错误的打“×”。)1、逻辑变量的取值,1比0大。(X)2、D/A变换器的位数越多,能够分辨的最小输出电压变化量就越小()。(选择控制)端有个。(X)4、由于逻辑表达式A+B+AB=A+B建立,因此AB=0建立。(X)5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变成0状态。(),语音信号不是数字信号。(),用卡诺图化简时,可将拘束项看作1,也可看作0。()。(X),还可以作为分频器用。().()螅四、综合题(共30分):(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8分)蚂蒈CT肈蒄QQQQ3210CTPCP蒁0袄×袃×肇×螇蒁0000×10××3210薈螀羇莆***DDDD膃110××3210葿袇袅蚆袅QQQQ螇1螈1羄×莁0莄膂QQQQ3210×莇1薆1薂1蒁1薁加法计数腿Z=ABABCABCBC=0袅(1)真值表(2分)(2)卡诺图化简(2分)(3)表达式(2分)逻辑图(2分)芆Z=ABABC=A⊕B+CBC=—8线译码器74LS138和门电路实现以下函数。(8分)Z(A、B、C)=AB+AC蕿芆解:Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)芅=+ST+ABCC+STABCABABCSTSTSTST袃=1+3+6+7mmmm莈=m1m3m6m7(4分),其逻辑功能表以下,试剖析以下电路是几进制计数器,并画出其状态图。(8分),与非门输出“0”,清零信号到来,艿010异步清零。(2分)。芄011(2分)(4分),试依据CP及输“1莇101入波形画出输出端Q1、Q2的波形。设各触1010发器的初始状态均为“0”(106分)。(5分):1、()2=()16=()102、()16=()2=()Q110Q2=()=()3、()102164、(+1011B)原码=(01011)反码=(01011)补码5、(-101010B)原码=(1010101)反码=(1010110):(5分)1、化简等式YCD(AB)ABCACD,给定拘束条件为:AB+CD=0解:(摩根定律):(画:图)。化简得YACAD:(5分)(设触发器的初态0)。(12分),Y,Z的波形如图3所示,试画出FXYZXYZXYZXYZ的波形。(30分)1、剖析以下图组合逻辑电路的功能。解:1、写出表达式2、画出真值表3、当输入A、B、C中有2个或3个为1时,输出Y为1,不然输出Y为0。因此这个电路其实是一种3人表决用的组合电路:只需有2票或3票赞同,表决就经过。。(15分)1).写出输出逻辑表达式;2).化为最简与或式;3).列出真值表;4).说明逻辑功能。全加器。1)逻辑表达式2)最简与或式:

数字电子技术试卷及2 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数6
  • 收藏数0 收藏
  • 顶次数0
  • 上传人雨林书屋
  • 文件大小428 KB
  • 时间2024-04-14