下载此文档

电工电子技术第21章.ppt


文档分类:通信/电子 | 页数:约95页 举报非法文档有奖
1/95
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/95 下载此文档
文档列表 文档介绍
第21章触发器和时序逻辑电路
(下)
电工技术与电子技术
中国矿业大学信电学院
第21章触发器和时序逻辑电路
双稳态触发器
寄存器
计数器
555定时器及其应用
应用举例
本章要求
1. 掌握RS触发器、JK触发器、D触发器的逻辑功能。
理解数码寄存器、移位寄存器、二进制计数器和十进制计数器的工作原理。
3. 会分析时序逻辑电路。
4. 了解555集成定时器的工作原理,了解用555集成定时器组成的单稳态触发器和多谐振荡器的工作原理。
电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。
时序逻辑电路的特点:
双稳态触发器是构成时序电路的基本逻辑单元。
双稳态触发器
双稳态触发器:
是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。
特点:
1. 有两个稳定状态“0”态和“1”态;
2. 能根据输入信号将触发器置成“0”态或“1”态;
3. 输入信号消失后,被置成的“0”态或“1”态能
保存下来,即具有记忆功能。
RS 触发器
两互补输出端
1. 基本 RS 触发器
两输入端
正常情况下,
两输出端的状态
保持相反。通常
以Q 端的逻辑电
平表示触发器的
状态,即 Q =1,
Q=0时,称为“1”
态;反之为“0”
态。
&
Q
Q
.
G1
&
.
G2
SD
RD
低电平有效
反馈线
触发器输出与输入的逻辑关系
1
1
0
1
设触发器
原态为“1”态
(1) SD=1,RD = 1
0
1
Q
Q
.
G1
&
.
&
G2
SD
RD
设原态为“0”态
保持“1”态不变
1
0
保持“0”态不变
当 SD=1,
RD=1时,
触发器保持
原来的状态,
即触发器具
有保持、记
忆功能。
触发器输出与输入的逻辑关系
0
1
设触发器
原态为“1”态
翻转为“0”态
(2) SD=1,RD = 0
1
0
1
0
Q
Q
.
G1
&
.
&
G2
SD
RD
设原态为“0”态
保持“0”态不变
结论: 不论
触发器原来
为何种状态,
当 SD=1,
RD=0时,
将使触发器
置“0”或称
为复位。
直接置“0”端
1
1
0
RD端加有效低电平信号
1
负脉冲
触发器输出与输入的逻辑关系
1
0
设触发器
原态为“0”态
翻转为“1”态
(3) SD=0,RD = 1
0
1
0
1
Q
Q
.
G1
&
.
&
G2
SD
RD
设原态为“1”态
保持“1”态不变
结论: 不论
触发器原来
为何种状态,
当 SD=0,
RD=1时,
将使触发器
置“1”或称
为置位。
直接置“1”端
1
1
0
SD端加有效低电平信号
1
负脉冲
1
1
0
0
1
1
1
1
1
1
1
0
若G1先翻转,则触发器为“0”态
“1”态
当信号SD、RD 同时由0变为1时,由于与非门的翻转时间不可能完全相等,触发器状态可能是“1”态,也可能是“0”态,不能根据输入信号确定。
Q
Q
.
G1
&
.
&
G2
SD
RD
若先翻转
不允许出现
(4) SD=0,RD =0

电工电子技术第21章 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息