第3章逻辑门电路
分立元件门电路
TTL集成门电路
CMOS集成门电路
概述
获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。
逻辑0和1: 电子电路中用高、低电平来表示。
逻辑门电路:用以实现基本和常用逻辑运算的电子电路。简称门电路。
基本和常用门电路有与门、或门、非门(反相器)、与非门、或非门、与或非门和异或门等。
概述
分立元件门电路
1、二极管与门
Y=AB
2、二极管或门
Y=A+B
3、三极管非门
①uA=0V时,三极管截止,iB=0,iC=0,输出电压uY=VCC=5V
②uA=5V时,三极管导通。基极电流为:
iB>IBS,三极管工作在饱和状态。输出电压uY=UCES=。
三极管临界饱和时的基极电流为:
①当uA=0V时,由于uGS=uA=0V,小于开启电压UT,所以MOS管截止。输出电压为uY=VDD=10V。
②当uA=10V时,由于uGS=uA=10V,大于开启电压UT,所以MOS管导通,且工作在可变电阻区,导通电阻很小,只有几百欧姆。输出电压为uY≈0V。
TTL集成门电路
1、TTL与非门
①输入信号不全为1:如uA=, uB=
1V
则uB1=+=1V,T2、T5截止,T3、T4导通
忽略iB3,输出端的电位为:
输出Y为高电平。
uY≈5――=
②输入信号全为1:如uA=uB=
则uB1=,T2、T5导通,T3、T4截止
输出端的电位为:
uY=UCES=
输出Y为低电平。
功能表
真值表
逻辑表达式
输入有低,输出为高;
输入全高,输出为低。
第3章逻辑门电路 来自淘豆网www.taodocs.com转载请标明出处.