下载此文档

数字电路 时序逻辑电路.ppt


文档分类:高等教育 | 页数:约156页 举报非法文档有奖
1/156
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/156 下载此文档
文档列表 文档介绍
数字电子电路
第六章时序逻辑电路
授课人:庄友谊
第六章时序逻辑电路
时序逻辑电路的基本概念
同步时序逻辑电路的分析
同步时序逻辑电路的设计
异步时序逻辑电路的分析
若干典型的时序逻辑集成电路
用Verilog HDL描述时序逻辑电路
时序可编程逻辑器件
ai
bi
ci
si
ci+1
Σ
Q
CP
D
一、时序逻辑电路的基本结构及特点:
时序逻辑电路的基本概念
组合逻辑电路:
串行加法器
0
1
0
1
0
0
1
1
0
1
1
1
1
1
1
1
0
0
1
0
时序逻辑电路:
电路某一时刻的输出仅与该时刻的输入有关.
电路某一时刻的输出除与该时刻输入有关外,
还与电路原来的状态有关。
Z1
Zj
Y1
Yr
存储电路
组合电路
1、电路结构:
0110+0111
=1101
X1
Xi
Q1

Qk
——输出方程
——状态方程
——驱动方程
2、三条方程:
组合电路
存储电路
X1
Xi
Z1
Zj
Y1
Yr
Q1

Qk
二、时序逻辑电路的分类:
按状态变化的特点分:
按有无输入信号分:
三、时序逻辑电路功能的描述:
逻辑方程式、
同步和异步时序电路。
米里型(有)和摩尔型(无)。
状态转换表、
状态转换图、
时序图
计数器:
按计数的增减规律:
按循环模数
Z
=1
J
K
Q
Q
J
K
Q
Q
&
CP
F1
F0
X
Z
&
CP
D
Q
Q
F1
D
Q
Q
F0
加法、减法和可逆计数器
一、分析同步时序逻辑电路的一般步骤:

和输出方程。
,
得到状态方程。
,画出状态转
换表、状态转换图和时序图。

同步时序逻辑电路的分析
二、同步时序逻辑电路分析举例:
例1:分析下图的逻辑功能(输入端悬空表示接1)
解:1、驱动方程:
输出方程:
1
J
K
Q
Q
J
K
Q
Q
J
K
Q
Q
&
&
CP
Y
F1
F2
F3
2、状态方程:
JK触发器的特性方程:
故得状态方程为:
3、状态转换表:
把电路的输入和各个初态代入状态方程和输出方程,算出电路的次态和输出,列出表格。
如初态为000,代入状态方程,得到:
由上表可知:在电路的一个循环中,缺少111,只有七个状态。
0
0
0 0 0
1 1 1
CP的顺序
Q3 Q2 Q1
Y
1
1
2
3
4
5
6
7
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
0 0 0
0
0
0
0
0
0
1
0
1
0 0 0
0
4、状态转换图:
Q3 Q2 Q1
/0
000
001
010
011
100
101
110
111
/0
/0
/0
/0
/0
/1
/1
入/出

数字电路 时序逻辑电路 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数156
  • 收藏数0 收藏
  • 顶次数0
  • 上传人neryka98
  • 文件大小4.95 MB
  • 时间2018-05-27