下载此文档

数字电路基础 d03-03b数据分配器和数据选择器new.doc


文档分类:通信/电子 | 页数:约6页 举报非法文档有奖
1/6
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/6 下载此文档
文档列表 文档介绍
数字电路基础_d03-03b数据分配器和数据选择器new

在数据传输过程中,完成将一路输入数据分配到多路输出端的电路称为数据分配器。它是一种单路输入,多路输出的逻辑器件,从哪一路输出由当时的地址控制端决定。
图3-3-13所示为四路数据分配器的逻辑电路图。图中D为数据输入端,E为输入选通端,Al、AO为地址控制输入端,FO—F3为数据输出端。
由图3-3-13写出数据分配器输出逻辑函数的逻辑表达式:
; ;;
当E=1,AlAo=ll时,F3=D,其他输出为l。其余可以类推。得到逻辑功能如表3—3—7 所示。
数据分配器也可用译码器来实现。
[例3-3-3] 试用74LS138实现反码输出的8路数据分配器。
解:在图3-3-14中,A2、Al、Ao用作通道地址的输入端,Sl作为数据输入端。若==0,则由Sl端来的数据就传送到由地址码A2AlAo所确定的一个输出通道上去。例如,当 A2AlAo=101时,若D=1则=0=;若D=0,则=1=;
74LS138的8个输出端上只有==,其余输出端均为高电平。也就是说,输入数据D以反码的形式传送到万的输出端,而不会被传送到其他的输出端;

在数据传输过程中,经常遇到需要把其中的某一路信号选出来。能完成这一功能的逻辑部件,称为数据选择器(或多路开关)。它是一种多路输入,单路输出的逻辑器件,从哪一路输入由当时的地址控制端决定。
常用的中规模集成多路数据选择器有:四选一数据选择器、双四选一数据选择器、八选一数据选择器和十六选一数据选择器等。
(1)双四选一数据选择器
图3-3-15示出了双四选一数据选择器74LSl53的逻辑电路图和逻辑符号图,其中包含两个完全相同的四选一数据选择器。两个数据选择器有公共的地址输入端(也称控制信号端——实现对信号的选择),数据输入端、输出端和选通信号端是各自独立的。
对其中任一个四选一数据选择器来说,它有4个数据输入通道(Io一I3),有两位地址输入端(Al、Ao),有一个选通信号端(低电平有效)。若=l,禁止工作,输出Y=0。只有当
= 0时,电路处于工作状态,选择器工作,输出有效数据。此时可列出一个四选一数据选择器输出逻辑表达式为:

由此可得到双四选一数据选择器74LSl53的逻辑功能表如表3-3-8所示。
数据选择器的电路结构,在CMOS集成电路中还可以用反相器和传输门来构成。图3-3-l4539的逻辑电路图。
从图3-3-16中可以看到,同样包含两个完全相同的四选一数据选择器。AlAo是公共的地址输入端(通道选择输入端)。TGl—TG6均为CMOS传输门。和分别为两个四选一数据选择器的输出选通端(又称使能端、控制端)。该电路的工作原理为:
①由通道选择输入端Ao控制TGl—TG4组成的第一级传输门的导通和截止。
当Ao=0时,TGl和TG3导通,而TG2和TG4则截止;当Ao=l时,TGl和TG3截止,而TG2和TG4则导通。
②由通道选择输入端Al控制TG5和TG6组成的第二级传输门的导通和截止。
当Al=0时,TG5导通,而TG6截止;当Al=l时,TG5截让,而TG6导通。
这样,当AlAo的状态确定后,输入数据IA0一IA3中只有一个能通过两级导通的传输门而到达输出端

数字电路基础 d03-03b数据分配器和数据选择器new 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数6
  • 收藏数0 收藏
  • 顶次数0
  • 上传人cai.li.bin
  • 文件大小259 KB
  • 时间2018-10-22