数字电子电路课件第四章4.1教学幻灯片.ppt组合逻辑电路的特点:。其模拟框图为Z1=f1(x1,x2,…,xn)Z2=f2(x1,x2,…,xn)Zm=fm(x1,x2,…,xn)…组合逻辑电路……、一位全加器(1)电路结构A,B:均为二进制数CI:进位输入,低位来的进位数F:本位和CO:进位输出,向高位的进位数F=ABCI由图可知:ABCIFCO=1=1&&&AB、FCO+(2)一位全加器真值表00001111001100110101100100010**********=(AB)·CI+ABCO=(AB)·CI·ABCOCIABF(3)一位全加器逻辑符号CICO∑2、用一位全加器实现四位二进制数相加CICO∑CICO∑CICO∑CICO∑B3A3COF3B2A2F2B1A1F1B0A0F0A3A2A1A0B3B2B1B0F3F2F1F0COCI+3、四位超前进位的加法器≥1&1&&&&&&&1&&1&1≥1=1X4Y4=1X3Y3=1X2Y2=1X1Y1F1(4)F2(1)F3(13)F4(10)CO4(9)&&&1≥1≥1(11)B4(12)A4(15)B3(14)A3(2)B2(3)A2(6)B1(5)A1(7)CI1≥1≥1&≥1&≥1&1&四位全加器逻辑符号CO30∑∑CI3003PQ4、用全加器实现组合逻辑函数【例4-10】设计将8421BCD码转换成余3BCD码的码制转换电路。【补充】设计将余3BCD码转换成8421BCD码的码制转换电路。例4-11用全加器实现两个一位8421BCD码十进制数加法运算。8421BCD码当出现10101111这后6种状态时是不允许,必须加6(0110)进行修正。十进制数6+7=138421BCD码0110+01111101+01101,0011十进制数8+9=178421BCD码1000+10011,0001+01101,0111逢16进一4位二进制码相加有进位信号CO时,必须加6(0110)进行修正。=CO+F3F2+F3F1F=CO+F3F2F1F0+F3F2F1F0+F3F2F1F0+F3F2F1F0+F3F2F1F0+F3F2F1F0=CO·F3F2·F3F1111111ABCD00011**********第一部分:进行加数和被加数相加。第二部分:判断是否要以修正,即产生修正控制信号。第三部分:完成加6(0110)修正。电路图由三部分组成:30P30Q30åCOCIå被加数加数84218421F3F2F1F030P30Q30åCOCIå842184218421和相加修正判别修正进位&1&&F
数字电子电路课件第四章4.1教学幻灯片 来自淘豆网www.taodocs.com转载请标明出处.