下载此文档

级班组成原理期末复习.pptx


文档分类:资格/认证考试 | 页数:约69页 举报非法文档有奖
1/69
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/69 下载此文档
文档列表 文档介绍
计算机组成原理考试题型说明一、填空题(20%)二、选择题(10%)三、是非判断题(10%)四、简答题(15%)五、计算应用题(32%)六、分析设计题(13%)计算机组成原理考试样题讲解一、填空题例1:微指令分操作控制字段和顺序控制字段两部分编码。例2:设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+1→pc。设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为05H。若当前指令地址为300FH,要求转移到3004H,则该转移指令第二字节的内容为F3H。例3:在微指令的字段编码中,操作控制字段的分段并非是任意的,必须遵循的分段原则,其中包括:(1)把互斥性的微命令分在同一段内,(2)一般每个小段还要留出一个状态,表示不产生微命令。例4:中断请求的一般判优顺序是故障引发的中断请求、DMA请求和外部设备中断请求。例5:高速缓冲存储器的地址映像方式有:直接映、全相联映像、和组相联映像三种。例6:DMA的数据块传送分为DMA初始化、DMA传送、和DMA后处理阶段。例7:静态RAM是利用触发器电路的两个稳定状态来表示信息“0”和“1”,故在不断开电源时,可以长久保持信息;动态RAM利用电容器存储的电荷来表示信息“0”和“1”,因此需要不断进行刷新。例8:现在所生产的存储器芯片的容量是有限的,在字数或字长方面与实际存储器的要求都有很大差距,所以需要在位数和字数两方面进行扩展才能满足实际存储器的容量要求。例9:根据目前常用的存储介质将存储器分为半导体存储器、磁表面存储器和光盘存储器三种。例10:对存储器的要求是存储容量大、存储速度快、和成本价格低。为了解决这方面的矛盾,计算机采用多级存储体系结构。例11:动态半导体存储器的刷新方式主要有集中刷新、分散刷新和异步刷新三种方式。例12:高速缓冲存储器(CACHE)常用的替换算法有先进先出算法、最近最少使用算法和随机替换算法。例13:在数的表示范围方面,浮点比定点大。在运算规则方面,浮点比定点复杂。在运算精度方面,浮点比定点高。例14:控制器按照微命令形成方法不同分为:组合逻辑控制器和微程序控制器。例15:计算机操作与时序信号之间的关系称为时序控制方式,时序控制方式可分为:同步控制和异步控制两大类。例16:DMA(直接内存访问)方式中,DMA控制器从CPU完全接管对总线的控制,数据交换不经过CPU,而直接在内存和I/:若浮点数的尾数用补码表示,,表明结果是规格化的数。例18:在补码一位乘法中,如果判断位YiYi-1=10,则下一步(但不是最后一步)的操作是将部分积加上[-X]补,再向右移一位。(设x为被乘数,y为乘数)例19:由于一个存储器芯片的容量和位数一般不能满足使用要求,所以通常将若干个芯片按串联和并联两种方式相连接。例20:按数据传输格式来分,I/O接口类型可分并行接口和串行接口两种。例21:微程序入口地址是根据指令操作码通过微地址形成电路产生的。例22:某半导体存储器的地址码为16位,因此该机由地址码计算出的主存最大容量为64K(或216)个单元。例23:一个直接映像的Cache,有64个块,主存共有4096个块,每个块64个字,因而在主存地址中,应有标记字段6位,Cache的容量为4096(或64×64)字。例24:指令操作码字段表示指令的操作特性与功能,而地址码字段表示  操作数地址或操作数。二、选择题例1:真值-1011的八位原码是(C) :内存单元的内容可以是指令,也可以是数据,它们在形式上没有差别,主要通过(C)来识别从内存单元取的是指令还是数据。 :在定点二进制运算器中,减法运算一般通过(D)来实现。              :为了缩短指令中某个地址段的位数,有效的方法是采用(B)。A、立即寻址   B、寄存器寻址   C、间接寻址   D、变址寻址

级班组成原理期末复习 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数69
  • 收藏数0 收藏
  • 顶次数0
  • 上传人wz_198613
  • 文件大小398 KB
  • 时间2019-02-23