下载此文档

主板时钟Clock.ppt


文档分类:金融/股票/期货 | 页数:约25页 举报非法文档有奖
1/25
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/25 下载此文档
文档列表 文档介绍
呐输种荆仿紧狙该牌红孜扫崇椿苑汀出展胆俩剔台速腥巴娄阎庚巫鹊哩殆主板时钟Clock主板时钟Clock目录1、时钟的重要性2、主板上的基本时钟和时钟分配3、晶振(石英晶体)和晶振电路4、锁相环(PLL)变频电路框图附:与主时钟芯片有关的问题5、接口的时间关系 :、时钟的重要性程序执行的节拍控制和系统的工作速度由时钟决定硬件设计的基础–寄存器级传送和有限状态机(内部时序控制电路)都离不开时钟芯片间接口数据的发送与接受要以时钟为参考系统的稳定性与时钟有密切关系选择控制输入输出例:寄存器级传送:两组寄存器间通过组合电路(由基本的与/或/非门组成的无反馈电路)或直接相连。当来时钟上升边时,源寄存器接受新的输入,而原来的内容经过选择控制所选的操作(变换),将结果送入目标寄存器(与源寄存器接受新的输入同时)。.(AC97).-T主时钟芯片--()。(8253)的时钟。。现在ISA的SYSCLK由南桥或PCI–ISA转换芯片产生,PCI总线时钟的四分频()。决大多数ISA卡用OSC或内部时钟;只少数卡用SYSCLK。SYSCLK频率可能影响普通键盘。OSC可能影响ISA卡。--在主时钟芯片内用锁相环(PLL)变频电路产生主板的系统总线时钟66/100/133MHz和SI/O及USB电路所用的24/48MHz时钟--产生系统总线时钟的信号源时钟经过分频电路产生33MHz的PCI总线时钟和66MHz的AGP时钟秦洗困梧豆愿状敬分具镣季窍井寿杭丝滨钱脯董注卧扇品郊卫但晃撒疼罢主板时钟Clock主板时钟ClockCPU时钟--CPU接受主板系统总线时钟,通过PLL变频电路根据倍频比产生CPU内部的时钟。对P4还产生CPU外部总线数据传输的时钟。DIMM时钟缓冲--为避免DIMM时钟线与系统时钟线的关连,减小DIMM时钟线长度,DIMM时钟有专门的缓冲电路,它可与北桥或主时钟芯片集成,也可单独。但北桥内要有PLL电路,调整缓冲电路的输入时钟,保证DIMM时钟与北桥输出到DIMM信号的同步,及DIMM读出数据与北桥接收时钟的同步。实时时钟--南桥接32768晶振产生实时时钟。,再有秒、分、时、日、月和年计数器和寄存器,组成实时时钟控制。在休眠时主时钟芯片不加--在休眠时主时钟芯片不加电,仅实时时钟电路有电。因此实时时钟输出作电源管理的时钟,用作唤醒的控制。AC97时钟--;再经256分频,产生同步时钟()LAN时钟--(10BASE-T/100BASE-T)(对Intel82562芯片)晶振用于产生准确的振荡频率;计数器用于整数分频;PLL变频电路用于倍频(提高频率)或非整数变频摆凄吠去痉木眉疲银侨狐穆拂全木酪瓷隘做供燃沼蓄三肇标必护吵煤已膜主板时钟Clock主板时钟ClockQuartz压力压力Quartz加压力产生电压+-加电压引起收缩晶振RLC等效电路R为谐振频率下内部振动损耗的等效电阻;C1和L为晶体谐振等效串联谐振的电容和电感;C2为两电极间的充电电容(包括引线和外壳)。两个谐振频率:串联谐振频率fs和并联谐振频率fpfs=(LC1)-1/2/2π;faorfp={L[C1C2/(C1+C2)]}-1/2/2π晶振工作频带宽(fs-fp)。实际的C2还应包括与引线外壳电容并联的晶振电路的负载电容CL。由于CL影响fp,规定的晶振精度在规定的CL值下测试。关键参数:频率、

主板时钟Clock 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数25
  • 收藏数0 收藏
  • 顶次数0
  • 上传人cjrl214
  • 文件大小2.25 MB
  • 时间2019-04-03