基于Cadence的PCB设计.doc基于Cadence的PCB设计合肥230001) 摘要:利用Cadence软件的Allegro系统互联平台可以完成PCB设计流程。PCB设计从原理图输出到PCB设计环境中开始,并由原理图设计来约束、决定。,利用CaptureCIS和PCBEditor互联平台进行PCB设计的方法和流程。关键词:Cadence;;PCB设计;CaptureCIS;PCBEditor;互联平台中图分类号:TP311文献标识码:A文章编号:1009-3044(2009)36-10278-02 PCBDesignBasedonCadence LIHan1,HUANGLun-wen1,CHENTian-chi2 (-CreateElectroincsCO.,LTD,Hefei230036,China;-Co.,Ltd,Hefei230001,CHina) Abstract:AsapartofsoftwareCadence,AllegrocanbeemployedindesigningPCB,whichstartsfromoutputofschematicdiagramthatconstraintsPCBdesign,. Keywords:Cadence;;PCBdesign;CaptureCIS;PCBEditor;interactionplatform Cadence软件是美国Cadence公司出品的一个大型EDA软件,其功能十分强大,可以进行专用集成电路(ASIC)设计、FPGA设计和PCB设计。目前,Cadence软件产品分为4个平台,分别为Incisive功能验证平台,Encounter数字IC设计平台,Virtuoso定制设计平台和Allegro系统互连设计平台。其中,Allegro系统互连设计平台是能够协同设计高性能集成电路、封装和PCB的平台。,介绍由原理图设计输入到PCB输出的一般流程。 。本文将介绍利用CaptureCIS进行原理图设计的一般方法。 CaptureCIS的设计流程如图1所示。 CaptureCIS的原理图环境参数包括系统属性和设计模板设置两大类。在“系统属性”选项中,可以设置颜色,栅格显示模式,放大缩小倍数,原理图和元器件的选择模式,文本编辑器等参数。在“设计模板参数”设置中,可以调整设计中各种字体,设定标题栏内容,设置图纸、边框,以及阶层的属性等等。 CaptureCIS的Project用来管理相关文件及属性。在菜单栏中选择file>new>Project,进行原理图设计时,
基于Cadence的PCB设计 来自淘豆网www.taodocs.com转载请标明出处.