下载此文档

02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿).ppt


文档分类:IT计算机 | 页数:约37页 举报非法文档有奖
1/37
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/37 下载此文档
文档列表 文档介绍
’’’C54x的内部总线结构孤膜啄惠领懦猿轧琼况甜周郸俐仕狞蚌灿遮茁扇苯瞻簿飞社椽优矿峪缀座02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’C54x的基本结构TMS320C54x(简称’C54x)●TI公司设计的16位定点数字信号处理器●采用改进的哈佛结构,具有高度的操作灵活性和运行速度●适应于远程通信等实时嵌入式应用的需要,现已广泛地应用于无线电通信系统中。辉服的秉癣患羞厅砖卸需阴边鼎胎苛隶澳吱鹅哭元胸清扶挣苗酚思治过弘02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’C54x的基本结构1.’C54x的主要优点①围绕1组程序总线、3组数据总线和4组地址总线而建立的改进哈佛结构,提高了系统的多功能性和操作的灵活性。②具有高度并行性和专用硬件逻辑的CPU设计,提高了芯片的性能。③具有完善的寻址方式和高度专业化指令系统,更适应于快速算法的实现和高级语言编程的优化。④模块化结构设计,使派生器件得到了更快的发展。⑤采用先进的IC制造工艺,降低了芯片的功耗,提高了芯片的性能。⑥采用先进的静态设计技术,进一步降低了功耗,使芯片具有更强的应用能力。腮诣士蚌浴野验呈橙屿诚裔彝酸瘁婆揩皿晚绸预资英索敢快刺爽舶颖煽隙02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)Powerpointpresentationmaster2.’C54x的内部结构TMS320C54x的组成中央处理器CPUI/O功能扩展接口内部总线控制特殊功能寄存器数据存储器RAM程序存储器ROM串行口主机通信接口HPI定时系统中断系统撂捂淮坦剑应钠橡祥秘昏圾缆兄怎肛圭鄙国伞循篓戚揉茎狂汛锗佛鉴拉绞02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)Powerpointpresentationmaster2.’C54x的内部结构TMS320C54x的硬件结构图PAGENDAGEN系统控制程序地址生成器数据地址生成器CPU乘法累加器算术/逻辑运算单元桶形移位器比较器外部存储器接口外部设备接口程序存储器数据存储器串行口并行口定时器计数器中断系统控制接口PABPBCABCBDABDBEABEB特殊功能寄存器薪虚久瑞低伟即鹃苇蛤拿亭新蛊肉肉息缓酗弧猎堂灵君迷饭胀帐脐眨创甘02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’’C54x的主要特性1、CPU2、存储器3、指令系统其特性还将在后面章节专门介绍缨炯冤主殉咙擅扦赘渊爬尉仇胎雍佣交媚括财枪铃柄铣扶瘪籍杂鸡辅况闭02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’●具有软件可编程等待状态发生器●设有可编程分区转换逻辑电路●带有内部振荡器或外部时钟源的片内锁相环(PLL)发生器●支持全双工操作的串行口,可进行8位或16位串行通信即擅掖甚感煤预涵残引工詹菌沉尹扳跪里既箭涵呻瘦晒熄斌播胶惶镑到倍02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’●带4位预定标器(前置分频器)的16位可编程定时器●设有与主机通信的并行接口(HPI)●具有外部总线判断控制,以断开外部的数据总线、地址总线和控制信号●数据总线具有总线保持器特性藐堡壬熊敷酞凯匿柬齐债刹女骑狼饮辞俭蓉柿号吮蕉赢栈蔷头涣雕耐育搁02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’●具有多种节电模式。可用IDLE1、IDLE2和IDLE3指令来控制芯片功耗,使CPU工作在省电方式。●可在软件控制下,禁止CLKOUT输出信号。●。扮坐熊村洞耪绿揖呵迎杏蛤迭顽巢潞拂蹲辊骄厄涤隋余俺柑畅治怒茵勇升02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿)’●,其速度可达到40MIPS,指令周期时间为25ns。●,其速度

02:DSP原理及应用——第2章DSP芯片的硬件结构(第2次课)(讲稿) 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数37
  • 收藏数0 收藏
  • 顶次数0
  • 上传人drp539606
  • 文件大小830 KB
  • 时间2019-09-20