下载此文档

一位全加器电路版图设计.doc


文档分类:汽车/机械/制造 | 页数:约20页 举报非法文档有奖
1/20
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/20 下载此文档
文档列表 文档介绍
目录1绪论 12一位全加器电路原理图编辑 6总结 7参考文献 8附录一:电路原理图网表 9附录二:版图网表 。早期的集成电路版图编辑器L-Edit在国内已具有很高的知名度。TannerEDATools也是在L-Edit的基础上建立起来的。整个设计工具总体上可以归纳为电路设计级和版图设计级两大部分,即以S-Edit为核心的集成电路设计、模拟、验证模块和以L-Edit为核心的集成电路版图编辑与自动布图布线模块。Tanner软件包括S-Edit,T-Spice,L-Edit与LVS[1]。 L-EditPro是TannerEDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-EditPro包含IC设计编辑器(LayoutEditor)、自动布线系统(StandardCellPlace&Route)、线上设计规则检查器(DRC)、组件特性提取器(DeviceExtractor)、list的比较器(LVS)、CMOSLibrary、MarcoLibrary,这些模块组成了一个完整的IC设计与验证解决方案。L-EditPro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。--Edit进行一位全加器电路的版图绘制,-。全加器电路由传统的CMOS电路构成,整个电路分为4行,P管与N管各两行。由于进位电路的器件数少,用第2和第3行组成进位电路的前级,第1行和第4行组成求和电路的前级。由于第2、3行的器件比1、4少,其有源区水平方向的长度比第1、4行短,,避免了形成寄生MOS管的可能。PMOS管的衬底连接系统最高电位,NMOS管的衬底连接系统的最低电位[2]。:,添加库,加入激励,再进行瞬态分析[3],.includeF:\13\tanner\TSpice70\models\(0505n5n50n100n)vbBGNDPULSE(0505n5n60n120n)vcCGNDPULSE(0505n5n70n140n).tran/op10n400nmethod=(A)v(B)v(C)v(SUM)v(CO)对一位全加器电路进行TSpice进行仿真,分析输出波形与自己设计电路的逻辑功能是否一致。:-Edit版图绘制软件对一位全加器电路进行版图绘制,同时进行DRC检查,对于进位和求和的输出反相器都采用了比较大的宽长比,进位从左面输出,求和从右面输出,整个版图的宽度和长度显得比较适中。:,添加库,加入激励,再进行瞬态分析,.includeF:\13\tanner\TSpice70\models\(0505n5n50n100n)vbBGNDPULSE(0505n5n60n120n)vcCGNDPULSE(0505n5n70n140n).tran/op10n400nmethod=(A)v(B)v(C)v(SUM)v(CO)对一位全

一位全加器电路版图设计 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数20
  • 收藏数0 收藏
  • 顶次数0
  • 上传人cxmckate6
  • 文件大小242 KB
  • 时间2019-10-17