下载此文档

2006~2010数字逻辑试卷及答案.doc


文档分类:高等教育 | 页数:约37页 举报非法文档有奖
1/37
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/37 下载此文档
文档列表 文档介绍
2006~2007学年第二学期2006级《数字逻辑》期未考试试卷A卷学号班级姓名成绩一、填空(每空1分,共14分)1、()10=()2=()8=()162、若,则补=()3、十进制数809对应的8421BCD码是()4、若采用奇校验,当信息位为10011时,校验位应是()5、数字逻辑电路分为()和()两大类6、电平异步时序逻辑电路的描述工具有()、()、()7、函数的反函数是()8、与非门扇出系数NO的含义是()9、若要消除函数对应的逻辑电路可能存在的险象,则应增加的冗余项是()二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用()、欲使J-K触发器在CP脉冲作用下的次态与现态相反,JK的取值应为()、对完全确定原始状态表中的6个状态,A、B、C、D、E、F进行比简,若有(A,B),(D、E)等效,则最简状态表中只有()、下列集成电路芯片中,()、设计一个20进制同步计数器,至少需要()、用5G555构成的多谐振荡器有(),,也没有暂稳态7、可编程逻辑阵列PLA的与、或陈列是()、、、、或阵列不可编程8、最大项和最小项的关系是()、逻辑函数化简(6分)把化成最简与—或式四、分析题(每小题12分,共24分)A1&≥1B≥1C&FD1、分析图1所示组合逻辑电路①写出输出函数表达式②列出真值表③说明电路功能图11x图22、分析图2所示脉冲异步时序逻辑电路①写出输出函数和激励函数表达式②列出次态真值表,作出状态表和状态图③说明电路功能④设初态,作出x输入4个异步脉冲后的状态y2y1和输出z的波形图。五、设计题(每小题10分,共20分)1、作出“1101”序列检测器的Moore模型原始状态图和状态表,电路有一个串行输入端x,一个输出端z。当x输入的序列中出现“1101”时,输出z为1,否则z为0,其典型输入输出序列如下:输入x01011011010输出z000000100002、用D触发器和适当的逻辑门设计能实现下列最简二进制状态表的同步时序逻辑电路现态y2y1次态/输出x=0x=**********/011/001/000/010/010/000/011/1D触发器激励表如下Q→Qn+1D000110110101六综合应用题(每小题10分,共20分)1、用三一八译码器74138和适当的逻辑门设计一个三变量“多数表决电路”2、用四位二进制同步可逆计数器74193和八选一数据选择器74152设计一个“10010010”序列发生器,循环产生该序列。序列中的最高位“1”是序列的第一位。(提示:首先把74193设计成八进制计数器,用其计数状态作八选一数据选择器的地址端,用要产生的序列位作数据选择器的数据输入端)A1A2A0GD0D1D2D3D4D5D6D7F八选一MUX74152附:各集成电路逻辑符号武汉大学计算机学院2006-2007学年第二学期2006级《数字逻辑》期末考试试题A卷参考答案一、填空题(每空1分,共14)解答:1.()10=(10101,1)2=()8=()162.[x]补=,,流程表,,它反映了与非门的带负载能力。、选择题(每空2分,共16分)、逻辑函数化简(6分)解答先画出函数F()的卡诺图000111101dd11d1d1dABCD00011110化简得最简与或表达式:A1&≥1B≥1C&FDP1P2P3四、分析题(每小题12分,共24分)①逐级写出输出函数表达式②列真值表输入ABCD输入F000000010010001100110100010101100111111110001001101010110011110011011**********③功能说明由真值表可知,当输入ABCD取值为0010、0011、0100、0101、0110、0111、1010、1011、1100、1101、1110、1111时输出F为1,否则F为0。或者说当输入A

2006~2010数字逻辑试卷及答案 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数37
  • 收藏数0 收藏
  • 顶次数0
  • 上传人xxq93485240
  • 文件大小4.02 MB
  • 时间2019-12-15