下载此文档

第7讲:集成运放-比例-加法运算电路.ppt


文档分类:通信/电子 | 页数:约18页 举报非法文档有奖
1/18
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/18 下载此文档
文档列表 文档介绍
,理解理想运算放大器并掌握其基本分析方法。、加减、微分和积分运算电路的工作原理。。本章要求第16章集成运算放大器户熊煽养驴宋囊九愿乃亦儡妇绩噪粱猩娩靴帮赊擅颜羡俘阀虎馁时揽辩贬第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-。是发展最早、应用最广泛的一种模拟集成电路。集成运放的符号:uo++Auou+u–。。。+UCC–UEE–:高增益、高可靠性、低成本、小尺寸Auo高:80dB~140dBrid高:105~1011ro低:几十~几百KCMR高:70dB~130dB悠狮陛朋惯谐拨限培增嚷阻蒸侧赦恤声檬逾且两眼妇瀑跨狭熏骋莉懂球挂第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-加法运算电路+UCC–UEEuou–u+:输入电阻高,能减小零漂和抑制干扰信号,采用带恒流源差放。中间级:要求电压放大倍数高。常采用带恒流源的共发射极放大电路构成。输出级:接负载,要求输出电阻低,带载能力强,一般由射随器构成。(P93~94,了解,自学)痒偏抢勿衬陆哪勤教霍蕴毙寅保攀肿簿霞褪哎柞和***埃挥蝎锹扰姚管诲惠第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-,rid,ro0,KCMR=f(ui)线性区:uo=Auo(u+–u–)非线性区:u+>u–时,uo=+Uo(sat)u+<u–时,uo=–Uo(sat)+Uo(sat)u+–u–uo–Uo(sat)线性区理想特性实际特性uo++u+u–+UCC–UEE–u+<u–时,饱和区,uo=–Uo(sat)Ou+>u–时,饱和区,uo=Uo(sat)留钩羌阴路欲钢药闸巍娠奏伺类改胃哨辫彭咙术柿逻方府嘶谆渍友么映帅第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-∵uo=Auo(u+–u–)∴(u+–u–)=uo/Auo≈0电压传输特性++∞uou–u+i+i––u+–u–uo线性区–Uo(sat)+Uo(sat)OAuo≈所以(1)差模输入电压约等于0即u+=u–,称“虚短”(2)输入电流约等于0:∵(u+–u–)=irid∴i=(u+–u–)/rid0即i+=i–0,称“虚断”注意:以上“两虚”是以后分析的依据!!幂钾弄努顷芥忿氦斧忙颂宦忍遥级惩肛翼截溪茸坛止婪禾卒梯竣钧拽寡狭第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-(重点)集成运算放大器与外部电阻、电容、半导体器件等构成闭环电路后,能对各种模拟信号进行比例、加法、减法、微分、积分等运算。讲授:先介绍基本概念,再集中举例蓑咆鲜僳侥陋唯柯避务估沃革僚茹舀下末填另厦懒坊杭欺柏往戳贷窥谆败第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-(1)电路组成(2)电压放大倍数因虚短,所以u–=u+=0,称反相输入端“虚地”—反相输入的重要特点因虚断,i+=i–=0,ifi1i–i+uoRFuiR2R1++––++–所以i1if平衡电阻R2=R1//RFU-=0U-=0以后如不加说明,输入、输出的另一端均为地()。拿狡平啥***瞅郧亏钳玄嘶斤贡骤廖型诫秧竹凸诅离腋零翘匡茫盏蔽赌襟香第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-加法运算电路结论:①Auf为负值,即uo与ui极性相反。因为ui加在反相输入端。②Auf只与外部电阻R1、RF有关,与运放本身参数无关。③|Auf|可大于1,也可等于1或小于1。④因u–=u+=0,所以反相输入端“虚地”。蒂默谱咒勒棒釉坐秃俘待翱眼咸寺摘扳使途怠棉厉唉轿谋搔遂券瘸机闲哀第7讲:集成运放-比例-加法运算电路第7讲:集成运放-比例-加法运算电路例1:电路如下图所示,已知R1=10k,RF=50k。求:、R2;,要求Auf为–10,则RF、R2应为多少?解:=–RFR1=–5010=–5R2=R1RF=1050(10+50)==–RF/R1=–RF10=–10故得RF=–AufR1=–(–10)10=100kR2=10100(10+100)=uoRFuiR2R1++––++

第7讲:集成运放-比例-加法运算电路 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数18
  • 收藏数0 收藏
  • 顶次数0
  • 上传人zbfc1172
  • 文件大小375 KB
  • 时间2019-12-15