下载此文档

数字电路与逻辑电路设计 第3章 组合逻辑电路.ppt


文档分类:通信/电子 | 页数:约91页 举报非法文档有奖
1/91
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/91 下载此文档
文档列表 文档介绍
第3章组合逻辑电路本章要点组合逻辑电路是由门电路构成的实现某种逻辑功能的电路,它和时序逻辑电路共同构成数字电路,其特点是电路的输出状态只决定于输入端数据。本章首先阐述组合逻辑电路的分析方法和设计方法,然后介绍一些常用集成组合逻辑电路芯片,如加法器、比较器、编码器、译码器及显示器件、数据选择器等,重点掌握组合逻辑电路的分析和设计,以及集成组合逻辑电路芯片的应用。组合逻辑电路:就是由各种门电路构成并实现一定逻辑功能的电路,其特点是电路的输出只决定输入变量,不存在反馈回路。,写出电路输出端逻辑式、列出真值表,从真值表分析电路逻辑功能的过程。其步骤大致如下(1)由所给的逻辑电路写出输出端逻辑式;(2)利用公式法或卡诺图法对输出端逻辑式进行化简;(3)根据化简后的逻辑式列出输入和输出真值表;(4)通过真值表分析和得出电路的逻辑功能。举例熟悉组合逻辑电路的分析方法喇艘图饵弥港厌乌础印襟搭妈脓委猫校升幅嘱缩桅残淖灼甲碎酚斌阐为房数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路【例1】组合逻辑电路如图所示,试分析其逻辑功能。解:①由所给的逻辑电路写逻辑式:逻辑电路②化简得到的逻辑式真值表③列出输入输出的真值表钞许标涟丙忌触嘻国猜阳浚耀战印蹲躺嘱蒜诺篆配络俐穿天别贸侮主循唬数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路④由真值表分析电路的逻辑功能此电路为两个一位二进制数A和B相加,其和为Y1,进位为Y2。此加法电路只有两个一位二进制数相加,没有考虑低位有无进位输入,故称为半加器半加器逻辑符号加数和被加数和输出进位输出酪闻伤隔蚊钞竖野搬逝个仙逢教驻嘴喝劈舀福鞠壹压晦润贿嘿感涂葛寸凿数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路【例2】组合逻辑电路如图所示,试分析其逻辑功能。解:①由所给的逻辑电路写逻辑式:逻辑电路②列出输入输出的真值表墟歪瞅涸鲤裤洁仟塌鸽宦篷臻饿哇筐已凿板苑斜坎玛舀格阁瘴褪夫徒堂须数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路此电路也是加法器电路,其中A、B为加数和被加数,C为低位的进位,Y1为三者相加之和,Y2为进位输出。此加法电路不仅做两个一位二进制数相加,还考虑低位的进位,故称为全加器③由真值表分析电路的逻辑功能全加器逻辑符号加数和被加数低位进位输入和输出进位输出靖痈栗击螺卞毕区泥耀卫寝袱褂用在钳兆荆恒锹粉俏路秃剿屿眨史泵疏豹数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路可以利用半加器构和或门构成全加器两个4位二进制数相加:1011+0110=10001注:两个1位二进制数相加可用1个全加器,若做n位二进制数码相加,则需要n个全加器。且必须在低位做完加法后,才可进行高位相加,这种进位方式称为串行进位方式,其优点是电路简单,但速度比较慢。,最终给出实现的电路,它是组合逻辑电路分析的逆过程。其基本步骤为:,确定输入、输出变量,并赋值(高低电平的定义);、输出真值表;,并化简成要求的形式(与非-与非式、或非-或非式、与或非式等);。举例熟悉组合逻辑电路的设计方法棵匆洲磋隘掘勾仇汲诛剖播怯惮遍丹抿机荧怂疚倔尼贺踞铂拧曲姬丈宁投数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路【例3】试设计一逻辑电路供三人表决使用。每人有一电键,如果他赞成,就按电键,表示为1;如果不赞成,不按电键,。若多数赞成,则指示灯亮,输出为1,否则不亮为0。解:设输入A、B、C为三人,赞成按键为1,否则为0;输出为指示灯,灯亮为1,否则为0①逻辑赋值:②写出真值表:镶衙集虐殖拢盛轻辑若饭悠样薛柬歇援冰普邓趴搬件奢澄孤彬蒲惺怕嘉询数字电路与逻辑电路设计第3章组合逻辑电路数字电路与逻辑电路设计第3章组合逻辑电路

数字电路与逻辑电路设计 第3章 组合逻辑电路 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数91
  • 收藏数0 收藏
  • 顶次数0
  • 上传人zbfc1172
  • 文件大小15.47 MB
  • 时间2019-12-18