下载此文档

实验触发器逻辑功能测试.doc


文档分类:通信/电子 | 页数:约8页 举报非法文档有奖
1/8
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/8 下载此文档
文档列表 文档介绍
实验2触发器逻辑功能测试一、实验目的1、掌握基本RS触发器、D触发器、JK触发器的逻辑功能和状态变化特点。2、掌握基本RS触发器、D触发器、JK触发器逻辑功能测试方法。3、熟悉不同逻辑功能触发器相互转换的方法。二、实验仪器及器件1、实验仪器(1)TPE-D6Ⅲ型数字电路学****机(2)VP5220A型双踪示波器(3)数字万用表2、器件(1)74LS00四2输入与非门1片(2)74LS74双D触发器1片(3)74LS112双JK触发器1片三、实验器件的逻辑功能表2-0给出了本实验所用的基本RS触发器、维持阻塞D触发器、负边沿JK触发器的逻辑功能、触发方式及动作特点等相关知识。文档来源网络及个人整理,勿用作商业用途表2-0基本RS触发器、维持阻塞D触发器、负边沿JK触发器的逻辑功能、触发方式及动作特点基本RS触发器维持阻塞D触发器负边沿JK触发器结构或逻辑符号0有效—置1输入—置0输入、—状态输出—异步置1信号—异步置0信号CP—时钟脉冲信号D—输入信号、—状态输出—异步置1信号—异步置0信号CP—时钟脉冲信号J、K—输入信号、—状态输出特性方程特QnQn+1CPDQnQn+1CPJKQnQn+1性表000001010011100101110111不定不定110001000110110011000001010011100101110**********触发方式电位触发。上升沿(正边沿)触发。下降沿(负边沿)触发。动作特点输入信号直接控制输出状态。在时钟脉冲CP的上升沿接受输入信号并改变状态,在时钟脉冲CP的其他期间状态不变。在时钟脉冲CP的下降沿接受输入信号并改变状态,在时钟脉冲CP的其他期间状态不变。说明时钟触发器有3类决定状态输出的外部信号:①异步置位信号、异步复位信号0有效,异步控制。当=0、=1时,使触发器的次态Qn+1=1;当=0、=1时,使触发器的次态Qn+1=0。②时钟脉冲信号CP在==1无效时,CP决定触发器何时接收输入信号、何时改变状态。③输入信号D,J、K在CP的控制下,决定触发器的状态如何变化。四、实验原理触发器是能存储、记忆二进制信息的器件,是时序逻辑电路的基本单元。触发器具有“0”状态和“1”状态2个稳定状态,在输入信号作用下可以置于“0”状态或“1”状态。触发器进行状态转换时,由触发方式决定何时接收输入信号、何时改变输出状态,由逻辑功能决定输出状态改变的方向。文档来源网络及个人整理,勿用作商业用途基本RS触发器逻辑功能的测试原理:触发器的输入端、由逻辑电平开关控制输入0或1,按特性表改变各输入信号状态,用LED发光二极管显示输出状态,从而验证状态转换关系是否符合要求即是否与特性表相符及状态转换时的动作特点。文档来源网络及个人整理,勿用作商业用途时钟触发器置位、复位功能的测试原理:触发器的异步置位端、异步复位端由逻辑电平开关控制分别输入0,输入1、CP时钟脉冲端为任意值,用LED发光二极管显示输出状态,从而验证异步置位、异步复位功能是否符合要求。文档来源网络及个人整理,勿用作商业用途时钟触发器逻辑功能的测试原理:触发器的异步置位端、异步复位端置现态为0或1后处于为1的无效状态,使触发器处于受CP时钟脉冲控制下工作。触发器的输入端由逻辑电平开关控制输入状态,以单脉冲作为CP时钟脉冲信号,按特性表改变各输入信号状态,逐个输入CP时钟脉

实验触发器逻辑功能测试 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数8
  • 收藏数0 收藏
  • 顶次数0
  • 上传人cby201601
  • 文件大小401 KB
  • 时间2019-12-19