下载此文档

RS232RS485电平RS422电平TTL电平.doc.doc


文档分类:通信/电子 | 页数:约11页 举报非法文档有奖
1/11
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/11 下载此文档
文档列表 文档介绍
,有的甚至说计算机电平,所有的这些说法,指得都是计算机9针串口(RS232)的电平,采用负逻辑,,15v~,3v代表1,3v~,15v代表0RS485电平和RS422电平由于两者均采用差分传输(平衡传输)的方式,所以它们的电平方式,一般有两个引脚A,B发送端AB间的电压差+2~+6v1-2~-6v0接收端AB间的电压差大于+200mv1小于-200mv0定义逻辑1为B>A的状态定义逻辑0为A>B的状态AB之间的电压差不小于200mv一对一的接头的情况下RS232可做到双向传输,全双工通讯最高传输速率20kbpsRS422只能做到单向传输,半双工通讯,最高传输速率10MbpsRS485双向传输,半双工通讯,最高传输速率10Mbps另外,总结下常用电平标准:现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。TTL:Transistor-TransistorLogic三极管逻辑。Vcc:5V;VOH>=;VOL<=;VIH>=2V;VIL<=。,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL。、(LowVoltageTTL)。:Vcc:;VOH>=;VOL<=;VIH>=2V;VIL<=。:Vcc:;VOH>=;VOL<=;VIH>=;VIL<=。更低的LVTTL不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就OK了。TTL使用注意:TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。plementaryMetalOxideSemiconductorPMOS+NMOS。Vcc:5V;VOH>=;VOL<=;VIH>=;VIL<=。相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。,出现了LVCMOS,。:Vcc:;VOH>=;VOL<=;VIH>=;VIL<=。:Vcc:;VOH>=2V;VOL<=;VIH>=;VIL<=。CMOS使用注意:CMOS结构内部寄生有可控硅结构,一定值()时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。ECL:EmitterCoupledLogic发射极耦合逻辑电路(差分结构)Vcc=0V;Vee:-;VOH=-;VOL=-;VIH=-;VIL=-。速度快,驱动能力强,噪声小,很容易达到几百M的应用。但是功耗大,需要负电源。为简化电源,出现了PECL(ECL结构,改用正电压供电)和LVPECL。PECL:Pseudo/=5V;VOH=;VOL=;VIH=;VIL=:=;VOH=;VOL=;VIH=;VIL=、PECL、LVPECL使用注意:不同电平不能直接驱动。中间可用交流耦合、电阻网络或专用芯片进行转换。以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。(如多用于时钟的LVPECL:直流匹配时用130欧上拉,同时用82欧下拉;交流匹配时用82欧上拉,同时用130欧下拉。。)前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS电平标准。LVDS:LowVoltageDifferentialSignaling差分对输入输出,-4mA,在差分线上改变方向来表示0和1。通过外部的100欧匹配电阻(并在差分线上靠近接收端)转换为?350mV的差分电平。LVDS使用注意:可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil()。100欧电阻离接收端距离不能超过500mil,最好控制在300m

RS232RS485电平RS422电平TTL电平.doc 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数11
  • 收藏数0 收藏
  • 顶次数0
  • 上传人iris028
  • 文件大小26 KB
  • 时间2020-01-26