(每小题3分,共18分)。“K输入m位多路开关”,每条I/。,它有4个存储模块,。:,,。,把控制部件看作为产生专门固定时序控制信号的逻辑电路。,当执行不同的指令时,。,,。通常采用同步定时和异步定时两种方式。,。二.(10分)求证:[x]补+[y]补=[x+y]补(mod2)三.(10分)设有浮点数x=2-5×,y=23×(-),阶码用4位移码表示,尾数(含符号位)用8位原码表示。求(x×y)浮。要求尾数用原码阵列乘法器实现。四.(10分)用16K×8位的DRAM芯片构成64K×32位存储器,要求:(1)画出该存储器的组成逻辑框图(2)设存储器读/,CPU在1us内至少访问一次,试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?五.(11分)一台处理机具有如下指令字格式:13位XOP寄存器地址其中,每个指令字中专门分出3位来指明选用哪一个通用寄存器(12位),最高位用来指明它所选定的那个通用寄存器将用作变址寄存器(X=1时),主存容量最大为16384字.(1)假如我们不用通用寄存器也能直接访问主存中的每一个操作数,同时假设有用的操作码位数至少有7位,试问:在此情况下,“地址”码域应分配多少位?“OP”码域应分配多少位?指令字应有多少位?(2)假设条件位X=0,且指令中也指明要使用某个通用寄存器,,使得被指定的通用寄存器能访问主存中的每一个位置。(3)假设主存容量扩充到32768字,且假定硬件结构已经确定不变,问采用什么实际方法可解决这个问题?六.(11分)现有四条机器指令,其操作码分别为MOV(OP)=00,ADD(OP)=(OP)=10,ADT(OP)=11。:(1)第一条是“取指”微指令,功能是将一条机器指令从主存M取出后放到指令寄存器IR;(2)P1测试指令类型,测试条件是指令操作码;(3)P2测试(a+b+c)是否大于9,测试条件是进位标志Cj;(4)公操作中硬件自动执行,程序计数器PC?AR(主存地址寄存器)和PC+1动作。现设定控制存储器
计算机组成原理-研究生入学经典试卷(共20套)18 来自淘豆网www.taodocs.com转载请标明出处.