下载此文档

高速电路PCB中串扰仿真研究及抑制对策.doc


文档分类:汽车/机械/制造 | 页数:约7页 举报非法文档有奖
1/7
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/7 下载此文档
文档列表 文档介绍
高速电路PCB中串扰仿真研究及抑制对策.doc高速电路PCB中串扰仿真研究及抑制对策【摘要】针对串扰在高速电路印刷电路板(PCB)设计中造成严重的信号完整性问题,介绍一种可尽早发现串扰引起的问题的方法。首先利用信号完整性仿真软件HyperLynx,建立两条攻击线夹一条受害线的三线平行耦合串扰仿真模型;然后通过仿真分析传输线平行耦合长度、平行耦合间距、传输线类型、信号层与地平面层之间的介质厚度等因素对串扰噪声的影响;最后综合这些影响因素,并根据PCB设计顺序,给出抑制串扰的详细措施。实践表明,这些措施对高速PCB的设计,具有实用、可靠和提高设计效率的意义。【关键词】串扰;高速PCB;信号完整性引言随着半导体技术的飞速发展,集成电路(IC)的集成规模越来越大,体积越来越小,速率越来越高。在高速电路印刷电路板(PrintedCircuitBoard,PCB)中,由于IC芯片时钟频率的不断提高,开关时间迅速缩减,通用处理器的主频已经达到GHz级,开关时间已由微秒级下降到皮秒级,导致高速PCB上的互连线成为具有传输延迟和特征阻抗参数的传输线。随着电路的噪声容限和时序容限不断减小,高速信号在互连线上传输时将发生反射、延迟、过冲、振铃、地弹、串扰等问题,从而影响到波形质量的完整性和信号时序的完整性,即产生信号完整性问题[1]。其中,相邻传输线之间的互感和互容引起的串扰耦合噪声对电路性能的影响尤为严重,串扰是导致高速电路PCB中产生信号完整性问题的主要噪声之一,过大的串扰会引起电路的不稳定或时序混乱,甚至导致系统无法正常工作[2]。为了缩短高速PCB的设计周期,及早发现串扰引起的问题,利用信号完整性仿真软件,对高速电路PCB中三条并行耦合互连线进行了串扰仿真,分析了传输线平行耦合长度、传输线平行耦合间距、传输线类型、信号层与地平面层之间的介质厚度等因素对串扰的影响,根据PCB设计顺序,给出了高速电路PCB设计中抑制串扰的详细措施。串扰的耦合机理串扰是指信号在传输线上传播时,因电磁耦合对相邻的传输线产生的不期望的噪声干扰。这种干扰是由于两条信号线间的耦合,即信号线之间的互感和互容引起的,因此,根据耦合方式的不同,串扰又分为容性耦合和感性耦合。容性耦合是由攻击线上的电压变化在受害线上引起的感应电流而产生的电磁干扰,感性耦合是由攻击线上的电流变化产生的磁场在受害线上引起的感应电压而产生的电磁干扰。因此,信号在通过攻击线时会在相邻的受害线上引起两类不同的噪声信号:容性耦合信号和感性耦合信号,统称为串扰。受害线上产生噪声信号的惟一途径是攻击线上的电压和电流信号发生变化,攻击线通过耦合传输线之间的互容和互感,在受害线上产生电流和电压噪声[3]。,对传输线平行耦合长度6inches和12inches,分别进行了两种情形的仿真,探测受害线上的串扰噪声电压随传输线耦合长度的变化情况,其仿真结果如图3所示。,耦合长度为8inches,与第二层地平面之间的介质厚度由原来的5mils增加到10m订s时,传输线的特征阻抗也发生了变化,信号层与地平面层之间的介质厚度增大,

高速电路PCB中串扰仿真研究及抑制对策 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数7
  • 收藏数0 收藏
  • 顶次数0
  • 上传人ttteee8
  • 文件大小67 KB
  • 时间2020-04-03