下载此文档

基于fpga的分频器的设计与实现.doc


文档分类:论文 | 页数:约5页 举报非法文档有奖
1/5
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/5 下载此文档
文档列表 文档介绍
基于FPGA的分频器的设计与实现摘要:在数字逻辑电路设计中,分频器通常用来对某个给定频率进行分频,以得到所需的频率。整数分频器的实现采用标准的计数器,也可采用可编程逻辑器件实现。有时,时钟源与所需的频率不成整数倍关系可采用小数分频器进行分频。本文在模拟设计频率计脉冲信号时,使用半整数分频器设计电路,且利用VHDL硬件描述语言和原理图输入方式,通过QuartusII以及EPM240T100C5型FPGA方便地完成了半整数分频器电路的设计。关键词:FPGA;QUARTUSⅡ;VHDL语言;分频器中图分类号:G64文献标识码:A文章编号:1673-9132(2016)25-0023-02 DOI:- 一、分频器的基本原理(一)整数分频的基本原理整数分频包含偶数分频和奇数分频,对于偶数N分频通常使用N/2计数器实现占空比为1:1的N分频器,分频输出信号模为N\2自动取反;对于奇数分频必须分频输出信号为模N计数中的一位[1]。整数分频器的实现,采用可编程逻辑器件设计实现,当时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。(二)小数分频的基本原理小数分频的基本原理是采用脉冲吞吐计数器和锁相环技术先设计两个不同分频比的整数分频器,然后通过控制单位时间内两种分频比出现的不同次数来获得所需要的小数分频值,分频系数为N-(N为整数)时,可控制扣除脉冲的时间,以使输出成为一个稳定的脉冲频率,而不是一次N分频,一次N-1分频[2]。二、实验目的使用QuartusII仿真软件,使用半整数分频的方式,通过VHDL语言将整个分频器各个模块的编写使用FPGA实现分频器的整个设计和实现,通过分频器的设计实现掌握基本的整数分频和小数分频的原理,加强对硬件语言的理解,以及对使用组合电路设计复杂器件的能力[3]。三、设计过程 ,新建立一个工程,器件选择EPM240T100C5新片,完成新工程的建立[4]。 ,新建子模块,完成模块的定义以及模块之间的连接,完成分频器顶层设计原理图。 。 =1~15的半整数分频器,并且在此过程中调用子模块。编写半整数分频器的底层程序[5]。 。 。 [8]。①新建一个新的仿真波形文件。②将创建的仿真波形文件保存。③在对话框中列出项目中选出使用的输入、输出的引脚。④选择所需要观察的引脚,在波形编辑器窗口中,编辑输入引交的逻辑关系,输入完成后保存仿真波形文件。⑤在仿真工具窗口中可以选择时序仿真或功能仿真,指定仿真波形文件的位置等操作。开始仿真。经过分析仿真结果符合设计的需要。。 ,选择输入/输出引交及对应的CPLD引脚[7]。 ,重新对此工程进行逻辑分析、综合适配、时序分析等。完成后观察引交分配的结果。 ,经过编辑后会生成可以培植到CPLD的POF文件。此时就可以将设计配置到芯片中。 ,连接实验箱并验证,所得结果符合实验设计要求。四、,波形的

基于fpga的分频器的设计与实现 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数5
  • 收藏数0 收藏
  • 顶次数0
  • 上传人精品小课件
  • 文件大小15 KB
  • 时间2020-07-01