下载此文档

数电课程实验报告——数字钟的设计.doc


文档分类:高等教育 | 页数:约7页 举报非法文档有奖
1/7
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/7 下载此文档
文档列表 文档介绍
《数字逻辑与数字系统》课程设计说明书设计题目:数字钟的设计班级:学号:学生:指导教师:时间:目录(自己标页数)设计任务与目的……………………………………………………………………………..5设计方案比较及选择………………………………………………………………………….…………………………………………………………..…………、参数选择…………………………………………………………...……………………………………………………………………………….……………………………………………………………………………………。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。一、设计任务与目的:目的:1、培养数字逻辑线路的设计能力2、熟悉电路的设计、:(显示00~23)、分(显示00~59)、秒(显示00~59)、、校分功能。。(要求当时显示数字为你的班级,分显示为你的学号后两位,闹钟响起来,响10秒后停止,声响频率为把100KHZ按学号后三位数进行分频。).4、提供100KHZ的晶体振荡器,自行设计所需的频率信号。二、设计方案比较及选择:数字电子钟由555计时器、分频器、计数器、译码器、显示器和校时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,然后经过分频器输出标准秒脉冲。秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。计数器的输出分别经译码器送显示器显示。计时出现误差时,可以用校时电路校时、校分。三、总体功能说明:它由555集成芯片构成的振荡电路、分频器、计数器、显示器和校时电路组成。555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器显示时间。四:各单元电路图及功能说明、参数选择:①振荡器石英晶体振荡器的特点是振荡频率准确、电路结构简单、频率易调整。它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产生机械振动,有了机械振动,就会在相应的垂直面上产生电场,从而机械振动和电场互为因果,这种循环过程一直持续到晶体的机械强度限止时,才达到最后稳定。这用压电谐振的频率即为晶体振荡器的固有频率。一般来说,般来说,振荡器的频率越高,计时精度越高,但耗电量将增大。如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器。② 分频器由于振荡器产生的频率很高,要得到秒脉冲,需要分屏电路。本实验由集成电路定时器555与RC组成的多谐振荡器,产生脉冲信号。 ③ 计数器    秒脉冲信号经过6级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之秒数目的累加,并达到60秒时产生一个进位信号的计时。“秒”“分”计数器为六十进制,小时为二十四进制。图3④ 译码器   译码是指把给定的代码进行翻译的过程。计数器采用的码制不同,4511驱动器是与

数电课程实验报告——数字钟的设计 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数7
  • 收藏数0 收藏
  • 顶次数0
  • 上传人sdnmy78
  • 文件大小160 KB
  • 时间2020-07-01