最小模式:引脚MN/MX=+5V,单处理机方式;最大模式:引脚MN/MX=0,多处理机方式2、部分引脚分时复用1、工作方式:一、特点T1T2T3T41个总线周期CLKCPUMN/MXAD7~AD03、CPU使用4个时钟周期读/写一次内存或I/O端口,T1状态传送地址,T2~、最小模式下引脚的功能8086CPUAD15~AD0(8088AD7~AD0,A15~A8)A19/S6~A16/S3BHE/S7ALE+5VGNDCLKMN/MXINTRNMIHOLDHLDADT/RRDWRREADYINTARESETTESTM/IO(8088为SS0)DEN(8088IO/M)、8086CPU地址/数据线:AD15~AD0:地址/数据信号分时复用。传送地址信号时为输出,传送数据信号时为双向。A19~A16:输出高位地址信号2、ALE地址锁存允许,高电平有效T1状态有效,将地址信息锁存到地址锁存器3、DEN数据允许信号,三态输出,低电平有效T2~T4状态有效,、DT/R数据发送/接收控制信号,三态输出确定总线收发器的传送方向,DT/R=1,CPU发送数据;DT/R=0,CPU接收数据锁存器STB缓冲器TOEAD7~AD0A7~A0D7~D0ALEDT/、读选通信号6、写选通信号7、存储器/IO端口控制RDWRCS接口RDWRCS内存CS为片选信号,[例]:当WR=1,RD=0,M/IO=1时,表示CPU当前正在进行读存储器操作MOVAL,[2000H]、INTR可屏蔽中断请求,输入10、NMI不可屏蔽中断请求,输入9、INTA中断响应信号,输出中断服务子程序主程序中断信号8086CPU+–可屏蔽中断NMI—不可屏蔽中断中断允许触发器:IF=1,允许INTR中断IF=0,、HOLD总线请求,高电平有效,输入12、HLDA总线响应,高电平有效,输出内存I/、最小模式和最大模式的区别最小模式最大模式MN/MX接+5VMN/
第2章 微处理器与总线课件 来自淘豆网www.taodocs.com转载请标明出处.