1. CPU 中央处理器 外频:系统时钟频率 INTEL和AMD主流型号外频都是200MHz,INTEL低端(如赛扬和低端的P4)的为100MHz, 而少数高端的为266及333MHz(EQ系列),酷睿E7系Q6系为266,E8和Q8以上为333 了,AMD现在大都是200MHz (FSB) 前端总线是处理器与主板北桥芯片或内存控制集线器之间的数据通道,其频率高低直接影响CPU访问内存的速度。 INTEL平台CPU的前端总线的频率一般成为外频的4倍。 FSB=外频X4 即200MHZ*4=800MHZ FSB333MHZx4=1333 FSB AMD平台和intel的前端总线不一样,它采用了HT技术(HyperTransport)类似于Intel 平台中的前端总线(FSB) HT总线频率=外频xHT倍频,现在一般AMD的HT倍频为5倍! HT总线= 外频X5 即200MHZ*5=! CPU缓存(Cache Memory) CPU缓存是位于CPU与内存之间的临时存储器,它的容量比内存小但交换速度快。在缓存中的数据是内存中的一小部分,但这一小部分是短时间内CPU即将访问的,当CPU 调用大量数据时,就可避开内存直接从缓存中调用,从而加快读取速度. 最初缓存只有一级,后来处理器速度又提升了,一级缓存不够用了,于是就添加了二级缓存。现在部分高端产品有3级缓存。二级缓存是比一级缓存速度更慢,容量更大的内存, 主要就是做一级缓存和内存之间数据临时jiao换的地方用。大量使用二级缓存带来的结果是处理器运行效率的提升和成本价格的大幅度不等比提升。举个例子,服务器上用的至强处理器和普通的P4处理器其内核基本上是一样的,就是二级缓存不同。至强的二级缓存是2MB~16MB,P4的二级缓存是512KB,于是最便宜的至强也比最贵的P4贵,原因就在二级缓存不同。英特尔处理器在游戏方面历来就是二级缓存非常的敏感,其实这与一级缓存的设计是分不开的。英特尔的处理器采用的是“数据代码指令追踪缓存设计,基于这种”架构设计的的一级缓存不存储实际的数据,而仅仅存储这些数据在二级缓存中的指令代码, 如此一来,所有数据都将被存储到二级缓存中,而一级数据所需要存储的仅仅是数据在二级缓存中的起始地址而已。由于一级数据缓存不再存储实际数据,因此该设计能够在很大程度上降处理器对一级缓存容量的要求,进而降低处理器的生产难度和成本,这也就可以解释了为什么酷睿2处理器的一级缓存仅仅为32KB+32KB。此时我们也就可以知道这种设计的弊端,那就是处理器对于二级缓存的容量会有很大的依赖,也因此使得英特尔处理器对于二级缓存非常的敏感。举个例:inter的一二级关系,比如一个指令:liu ming jun一级只存储一个代码l m j, 二级根据这个代码存储完整的指令liu ming jun,所以说inter的CPU一级小二级大。而且对二级依赖很大! AMD处理器的一级缓存设计采用的是传统的“实数据读写缓存设计,基于该设计的一”级缓存主要用于存储CPU最先读取的数据,而其余的预读取数据则分别存储在二级缓存和系统内存当中。这种设计的优点在于更加直接快速的读取数据,缺点在于对一级缓存的容量有更高的要求,同时增加了处理器的制造难度和成本(因为一级缓存集成在处理器内核的内部,二级缓存则独立存在于处理器内核的外部,并且一级缓存的成本要高于二级缓存)。以 AMDAthlon 64处理器为例,由于其已经具备了64KB一级指令缓存和64KB一级数据缓存, 只要处理器的二级缓存容量大于等于128KB就能够存储足够的数据和指令,正是因为这个设计,让AMD的处理器对于二级缓存并不如英特尔处理器那样敏感。俊采再举个例:AMD的一二级关系,还是这个指令:liu ming jun一级按顺序存储liu ming 存不下了再存到二级jun!AMD通常一级不是太小,二级不是太大。对二级依赖不是很大! 倍频系数倍频系数是指CPU主频与外频之间的相对比例关系。倍频=主频/外频主频=倍频*外频 主频 CPU的主频,即CPU内核工作的时钟频率(CPU Clock Speed), CPU主频计算方式为:主频= 外频x 倍频,(如图) 主频仅是CPU性能表现的一个方面,而不代表CPU的整体性能!主要看核心构架,其次才是主频,二级缓存等! 2. 内存工作频率: 个人理解和CPU外频差不多,是内存的时钟频率。 DDR DDR=Double Data Rate双倍速内存,严格的说DDR应该叫DDR SDRAM,人们习惯称为DDR,DDRSDRAM是Double Data Rate SD
主板-CPU-内存-显卡 来自淘豆网www.taodocs.com转载请标明出处.