下载此文档

硬件EMC设计规范1 华为内部资料.docx


文档分类:汽车/机械/制造 | 页数:约7页 举报非法文档有奖
1/7
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/7 下载此文档
文档列表 文档介绍
硬件EMC设计规范1_华为内部资料.本规范只简绍 EMC的主要原则与结论,为硬件工程师们在开发设计中抛砖引玉。电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。EMC就围绕这些问题进行研究。最基本的干扰抑制技术是屏蔽、滤波、接地。它们主要用来切断干扰的传输途径。广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接收器的敏感度,但已延伸到其他学科领域。本规范重点在单板的EMC设计上,附带一些必须的EMC知识及法则。在印制电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰。问题的种类包括公共阻抗耦合、串扰、高频载流导线产生的辐射和通过由互连布线和印制线形成的回路拾取噪声等。在高速逻辑电路里,这类问题特别脆弱,原因很多:、电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁;、信号频率较高,通过寄生电容耦合到布线较有效,串扰发生更容易;、信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。、引起信号线路反射的阻抗不匹配问题。一、总体概念及考虑1、五一五规则,即时钟频率到5MHz或脉冲上升时间小于5ns,则PCB板须采用多层板。、不同电源平面不能重叠。、公共阻抗耦合问题。模型:VN1=I2ZG为电源I2流经地平面阻抗ZG而在1号电路感应的噪声电压。由于地平面电流可能由多个源产生,感应噪声可能高过模电的灵敏度或数电的抗扰度。解决办法:①模拟与数字电路应有各自的回路,最后单点接地;②电源线与回线越宽越好;③缩短印制线长度;④电源分配系统去耦。、减小环路面积及两环路的交链面积。、一个重要思想是:PCB上的EMC主要取决于直流电源线的Z0;..C→∞,好的滤波,L→0,减小发射及敏感。如果 <。二、布局下面是电路板布局准则:、晶振尽可能靠近处理器、模拟电路与数字电路占不同的区域、高频放在PCB板的边缘,并逐层排列;..、用地填充空着的区域三、布线、电源线与回线尽可能靠近,最好的方法各走一面。2、为模拟电路提供一条零伏回线,信号线与回程线数目之比小于 5:1。、针对长平行走线的串扰,增加其间距或在走线之间加一根零伏线。、手工时钟布线,远离I/O电路,可考虑加专用信号回程线。、关键线路如复位线等接近地回线。、为使串扰减至最小,采用双面#字型布线。、高速线避免走直角。、强弱信号线分开。四、屏蔽、屏蔽模型屏蔽效能SE(dB)=反射损耗 R(dB)+吸收损耗 A(dB)高频射频屏蔽的关键是反射,吸收是低频磁场屏蔽的关键机理。2、工作频率低于 1MHz 时,噪声一般由电场或磁场引起, (磁场引起的干扰一般在几百赫兹以内 ),1MHz 以上,考虑电磁干扰。单板上的屏蔽实体包括变压器、传感器、放大器、 DC/DC 模块等。更大的涉及单板间、子架、机架的屏蔽。3、静电屏蔽不要求屏蔽体是封闭的,只要求高电导率材料和接地两点。电磁屏蔽不要求接地,但要求感应电流在上有通路,故必须闭合。磁屏蔽要求高磁导率的材料做封闭的屏蔽体,为了让涡流产生的磁通和干扰产生的磁通相消达到吸收的目的,对材料有厚度的要求。高频情况下,三者可以统一,即用高电导率材料 (如铜)封闭并接地。4、对低频,高电导率的材料吸收衰减少,对磁场屏蔽效果不好,需采用高磁导率的材料 (如镀锌铁)。、磁场屏蔽还取决于厚度、几何形状、孔洞的最大线性尺寸。、磁耦合感应的噪声电压UN==,(A为电路2闭合

硬件EMC设计规范1 华为内部资料 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数7
  • 收藏数0 收藏
  • 顶次数0
  • 上传人cby201601
  • 文件大小104 KB
  • 时间2020-09-29