下载此文档

第8章(4)第4节常用组合逻辑电路.ppt


文档分类:高等教育 | 页数:约61页 举报非法文档有奖
1/61
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/61 下载此文档
文档列表 文档介绍
第84节常用组合逻辑电路1、加法器2、编码器普通编码器、优先编码器3、译码器用译码器实现逻辑函数4、数码显示管5、数据选择器用数据选择器实现逻辑函数1、加法器举例:A=1101,B=1001,计算A+B11011001+011010011加法运算的基本规则:(1)逢二进一。(2)最低位是两个数最低位的相加,不需考虑进位。(3)其余各位都是三个数相加,包括加数、被加数和低位上来的进位。(4)任何位相加都产生两个结果:本位和、向高位的进位。11011001+011010011(1)半加器:半加运算不考虑从低位来的进位A---加数;B---被加数;S---本位和;Co---进位。真值表加法器逻辑图逻辑符号A---加数;B---被加数;S---本位和;Co---进位。(2)全加器:A---加数;B---被加数;Ci---低位来的进位;S---本位和;Co---进位。相加过程中,既考虑加数、被加数又考虑低位的进位。A---加数;B---被加数;Ci---低位来的进位;S---本位和;Co---进位。CI(1)串行进位加法器如图:用全加器实现4位二进制数相加。低位全加器进位输出高位全加器进位输入注意:CI0=0进位多位加法器结果:Co进位S3S2S1S0编码:用二进制代码来表示某一信息(文字、数字、符号)的过程。实现编码操作的电路称为编码器。

第8章(4)第4节常用组合逻辑电路 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数61
  • 收藏数0 收藏
  • 顶次数0
  • 上传人977562398
  • 文件大小2.31 MB
  • 时间2020-10-21