下载此文档

AD9739使用经验分享.doc


文档分类:汽车/机械/制造 | 页数:约6页 举报非法文档有奖
1/6
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/6 下载此文档
文档列表 文档介绍
AD9739使用经验分享
——张亢ﻫ
ﻫAD9739是一款14位的射频D/A转换器,,是目前ADI公司高速DA产品中转换速率最高的一款芯片,作者使用这款芯片已经有1年多的时间,现在和大家分享自己总结的经验,并且讨论目前存在的问题。
一 芯片功能简介 ﻫﻫﻫ
图1 AD9739功能框图
图1为AD9739的功能框图,主要分为3个部分:
(1)配置部分:AD9739内部有多达54个寄存器,用来控制芯片的数据接收,多芯片同步,Mu clock工作,输出电流等功能,并且有部分寄存器是指示寄存器(只读),(2)时钟部分:AD9739芯片所有时钟全部为差分时钟,共5对,分别为:ﻫDACCLK_P/N: DA芯片的时钟输入ﻫDCO_P/N:数据输出时钟,传输给MCU。
DCI_P/N:数据输入时钟,MCU收到DCO_P/N信号后,将产生数据和DCI_P/N信号,并且保证DCI_P/N的采样沿可以采到数据的有效部分,保证数据传输的正确性.
SYNC_OUT_P/N和SYNC_IN_P/N为多芯片同步时钟,这里不予讨论
(3)数据部分:芯片使用了双端口DB0[13:0]和DB1[13:0]同时传输数据,这样可以将数据的传输速率降为芯片时钟的一半,可以提高数据传输的正确性,然后在芯片内部将从两端口收到的数据组合成一组。AD9739采集数据使用的是DDR模式,即用DCI_P/N的上升沿和下降沿同时采集数据,这样数据时钟的频率是芯片时钟的1/4,是数据传输速率的1/2。降低时钟的传输频率就意味着可以提高时钟的质量,这也可以提高高速传输中数据的正确率。
二 芯片布局布线
在介绍AD9739芯片前首先简单介绍一下PCB,PCB共12层,其中第1、3、5、7、10、12为信号层,第2、4、6、8、9、11为电源和底层。ﻫAD9739芯片是RFDA转换器,布线时需要考虑的问题较多,作者在布线时结合AD9739的开发板和自己的经验,考虑到的问题如下:
(1)布线:AD9739有两组数据端口,有3种布线方案:
a.两组数据端口都走微带线.
,一组数据端口走带状线。ﻫc。,2组数据端口呈14行4列排列,这样就不可能将所有的数据线和时钟线都布为微带线(表层走线)。
方案b的缺点是AD9739芯片将在DCI_P/N的上升沿(下降沿)同时采集DB0和DB1的数据,在布线时就要保证DB0和DB1两组数据线的传输条件相同,这样一组数据走微带线一组走带状线也因为微带线和带状线的传输延时不同和一组的传输路径有过孔另外一组没有而舍弃。
过孔带来的问题主要有2个:第一个为传输路径的阻抗不连续,方案c中在每对数据线和时钟线中都引入了一对过孔,让两组共28对数据线和2对时钟线的传输情况相同。第二个问题是如果信号的传输路径只使用了通孔的一小段,,DB1通过FANOUT和通孔走在第10层,尽可能消除或者减小未使用的那段过孔对信号完整性造成的影响(见图2左侧两列为DB1和通孔,

AD9739使用经验分享 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数6
  • 收藏数0 收藏
  • 顶次数0
  • 上传人sanshenglu2
  • 文件大小112 KB
  • 时间2021-01-22