第七章 常用时序逻辑功能器件
掌握集成移位寄存器和计数器的功能及应用
1
可编辑版
寄存器:是数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。
一个触发器能存储1位二进制代码,存储 n 位二进制代码的寄存器需要用 n 个触发器组成。寄存器实际上是若干触发器的集合。
寄存器
2
可编辑版
0
1
1
1
RD
清零
×
↑
1
0
CP
时钟
× × × ×
d0 d1 d2 d3
× × × ×
× × × ×
D0 D1 D2 D3
输 入
0 0 0 0
d0 d1 d2 d3
保 持
保 持
Q0 Q1 Q2 Q3
输 出
工作模式
异步清零
数码寄存
数据保持
数据保持
74LS175的功能表
一、集成数码寄存器74LS175
3
可编辑版
移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。
按移动方式分
单向移位寄存器
双向移位寄存器
左移位寄存器
移位寄存器的逻辑功能分类
右移位寄存器
二、移位寄存器
4
可编辑版
1.单向移位寄存器
(1)右移寄存器(D触发器组成的4位右移寄存器)
右移寄存器的结构特点:左边触发器的输出端接右邻触发器的输入端。
5
可编辑版
D3=Qn2
D1=Q0n
D0=DSI
Q0n+1=DSI
Q1n+1 =D1 = Q0n
Q2n+1 =D2 =Qn1
Q3n+1 =D3 = Qn2
(1)写出激励方程:
(2)写出状态方程:
工作原理
D2=Qn1
D0 D2 D1 D3
6
可编辑版
1 0 1 1
0 1 1 0
1 1 0 0
0 0 0
0 0 0 0
FF0 FF1 FF2 FF3
1CP 后
2CP 后
3CP 后
4CP 后
1
1
0
1
1
Q0n+1=DSI
Q1n+1 = Q0n
Q2n+1 =Qn1
Q3n+1 =Qn2
1011
7
可编辑版
DSI =11010000,从高位开始输入
经过4个CP脉冲作用后,从DS 端串行输入的数码就可以从Q0 Q1 Q2 Q3并行输出。 串入并出
经过7个CP脉冲作用后,从DSI 端串行输入的数码就可以从DO 端串行输出。 串入串出
8
可编辑版
(2)左移寄存器
2 .双向移位寄存器
将右移寄存器和左移寄存器组合起来,并引入一控制端S便构成既可左移又可右移的双向移位寄存器。
左移寄存器的结构特点:右边触发器的输出端接左邻触发器的输入端。
9
可编辑版
当S=1时,D0=DSR、D1=Q0、D2=Q1、D3=Q2,实现右移操作;
其中,DSR为右移串行输入端,DSL为左移串行输入端。
当S=0时,D0=Q1、D1=Q2、D2=Q3、D3=DSL,实现左移操作。
D触发器组成的双向移位寄存器:
10
可编辑版
时序逻辑电路(稀客大 来自淘豆网www.taodocs.com转载请标明出处.