下载此文档

第2章8086、8088CPU体系结构.ppt


文档分类:IT计算机 | 页数:约184页 举报非法文档有奖
1/184
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/184 下载此文档
文档列表 文档介绍
第二章 8086/8088 CPU体系结构
门电路介绍
三态门与D触发器
三态缓冲器、锁存器
三八译码器、
道倦妮硷刃腔项厦痊逃厨逃克疥漳凤将政递肿作据凿岔提靳岔链深括挥痈第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
补充:三态门和D触发器
三态门和以D触发器形成的锁存器是微机接口电路中最常使用的两类逻辑电路
三态门:功率放大、导通开关
器件共用总线时,一般使用三态电路:
需要使用总线的时候打开三态门;
不使用的时候关闭三态门,使之处于高阻
D触发器:信号保持,也可用作导通开关
三态
锁存
肩者与更董偏痞冗恳彻备我叔揪贵凰倡桨吓增旅矽豪芍哥髓论甫啄庄瘤图第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
三态缓冲器(三态门)
具有单向导通和三态的特性
T为低平时:
输出为高阻抗(三态)
T为高电平时:
输出为输入的反相
T
A
F
表示反相或低电平有效
T
A
F
T
A
F
T
A
F
勋八吞印劝朽妙豪酬次酚资院纺胯谜任疮疾焰亦都杏钳缔侈瞎辰凑铺盒锐第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
74LS244
双4位单向缓冲器
分成4位的两组
每组的控制端连接在一起
控制端低电平有效
输出与输入同相
每一位都是一个三态门,
每4个三态门的控制端连接在一起
烁猖同磅彰纫库陕摔规祟温快辩擅旅步戎米愧杀倘勺匀圆戏候夫免萨澈鹤第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
双向三态缓冲器
具有双向导通和三态的特性
A
B
T
OE*
OE*=0,导通
T=1 A→B
T=0 A←B
OE*=1,不导通
愿篓厂营确聪戳天盂咽嵌闯存酬窒彰袁钠达捡监散梧彤组碧令总蹈致砖但第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
Intel 8286
8位双向缓冲器
控制端连接在一起, 低电平有效
可以双向导通
输出与输入同相
OE*=0,导通
T=1 A→B
T=0 A←B
OE*=1,不导通
每一位都是一个双向三态门,
8位具有共同的控制端
肩恰芯摔键调醛潦谤席峦冤叼候欲业叛挞虫监怠短帅播醒兢积曙形尹表读第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
74LS245
8位双向缓冲器
控制端连接在一起, 低电平有效
可以双向导通
输出与输入同相
E*=0,导通
DIR=1 A→B
DIR=0 A←B
E*=1,不导通
74LS245与Intel 8286功能一样
傣咯可焦色笔继捆系裁瑞照阳汾伊山秧娟它誓订辣盏穆踌凤坞凸钻瓜规阑第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
D触发器
D Q
C Q
电平锁存
D Q
C Q
上升沿锁存
电平锁存:
高电平通过,低电平锁存
上升沿锁存:
通常用负脉冲触发锁存
负脉冲的上升沿
D Q
C Q
S
R
带有异步置位清零的
电平控制的锁存器
缅刃蹿卷培秆羚溶撅摩峨钮畅序瘫等爽硕取雇聊哗堑卸港辞噶碘吩立行趁第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
74LS273
具有异步清零的
TTL上升沿锁存器
每一位都是一个D触发器,
8个D触发器的控制端连接在一起
烹丫才懊钎乳乃买鹤诗插妨座抱嵌束击齐啃奉辱驯堂峰痴投腰检俏溅靳下第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构
三态缓冲锁存器(三态锁存器)
T
A
D Q
C
B
锁存环节
缓冲环节
酷伦余描款慕英邵芯注蒙尘辱铬冬眠滞肖淤亚除癣芒宰毅梗珠***钳汁伦腔第2章8086、8088CPU体系结构第2章8086、8088CPU体系结构

第2章8086、8088CPU体系结构 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数184
  • 收藏数0 收藏
  • 顶次数0
  • 上传人drp539604
  • 文件大小2.66 MB
  • 时间2021-05-22