下载此文档

电路板设计原则.doc


文档分类:汽车/机械/制造 | 页数:约3页 举报非法文档有奖
1/3
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/3 下载此文档
文档列表 文档介绍
电路板设计原则.doc电路板设计原则

抗干扰设计
电源线的设计::(1)选择合适的电源)(2)尽量加宽电 源线)(3)保证电源线。底线走向和数据传输方向一致】)保证电源线。底线走向和 数据传输方向一致】磁珠,(4)使用抗干扰元器件磁珠,电源滤波器等)使用抗干 扰元器件{磁珠电源滤波器等}(5)电源入口添加入口电容(10-100uf))电源入口添 加入口电容()地线设计(1)模拟地和数字地分开)(2)尽量采用单点接地)(3) 尽量加宽底线)(4)将敏感电路连接到稳定的接地参考源)板进行分区设计,(5) 对pcb板进行分区设计,将高带宽的噪声电路与低频电路分开)(6)尽量减少接地环 路的面积)元器件的配置(1)不要有过长的平行信号线)的时钟发生器,的时钟输 入端尽量靠近,(2)保证pcb的时钟发生器,晶振和cpu的时钟输入端尽量靠近,)
同时原理其他低频器件(3)元器件应围绕核心器件进行配置,尽量减少引线长度,) 元器件应围绕核心器件进行配置,尽量减少引线长度,(4)对pcb板进行分区布局)(5) 考虑pcb板在机箱中的位置和方向)(6)缩短高频元器件之间的引线)去耦电容的 配置(1)每十个集成电路要加一个充放电电容)(2)引线式电容用于低频,贴片式 电容用于高频)引线式电容用于低频,(3))
(4) 对抗噪声能力弱,关断时电源变化大的元器件要加高频去耦容)对抗噪声能力弱,
(5) 去耦电容引线不易过长)降低噪声和电磁干扰的原则(1)尽量采用45度折线
而不是90°折线)° (2)用串联电阻的方法来降低电路信号边沿的跳变速率)(3)
适应晶振的外壳要接地)(4)闲置不用的门电路不能悬空)(5)时钟线垂直于io线 时干扰小)(6)尽量让时钟线周围的电动势趋于零)(7) Io驱动电路尽量靠近pcb 的边缘)(8)任何信号不要形成回路)(9)对于高频板,电容的分布电感不能忽略, 电感的分布电容忽略)对于高频板,电容的分布电感不能忽略,(10))通常功率线, 交流线尽量布置在和信号线不同的板子上通常功率线,
其他原则(1) CMOS的未使用引脚要通过电阻接地或者接电源】)的未使用引脚 要通过电阻接地或者接电源】(2)用RC电路来吸收继电电器等元件的放电电流)(3) 总线上加10K左右的上拉电阻有助于抗干扰)(4)采用全释码有更好的抗干扰性)(5) 元器件不用引脚通过10K电阻接电源)(6)总线尽量短,保持一样长度)总线尽量 短,(7)两层之间的布线尽量垂直)(8)发热元器件尽量避开敏感元器件)
印制电路板设计原则
要使电子电路获得最佳性能,元器件的布且及导线的布设是很重要的。为了设计质量好、 :,要考虑PCB尺寸大小。PCB尺 寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好, 且邻近线条易受干扰。。最后,根据电路的 功能单元,对电路的全部元器件进行布局。在确定特殊元件的位置时要遵守以下原则:(1) 尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受 干扰的元器件不能相互挨得太近,输入和输出元件应尽量远

电路板设计原则 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数3
  • 收藏数0 收藏
  • 顶次数0
  • 上传人小雄
  • 文件大小88 KB
  • 时间2021-06-18