下载此文档

数字电路与逻辑规划.zip


文档分类:高等教育 | 页数:约8页 举报非法文档有奖
1/8
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/8 下载此文档
文档列表 文档介绍
2007-2008 学年第一学期闽江学院考试试卷( A )答案
适用年级专业: 06计本(3)(4)班 考试形式:考试 闭卷
考试课程: 数字电路与逻辑设计
班级 姓名 学号
题号




总分
得分
一、填空题(10,每题2分) 10%
得分
1.基本RS触发器、JK触发器、D触发器、T触发器、T’触发器(,全对得2分)
2.译码器、编码器、数据选择器、比较器、全加器(,全对得2分)
3.(对1个得1分,全对得2分)
4.39H(2分)
5.、最小项(对1个得1分,全对得2分)
二、选择题(10,每题2分) 10%
得分
1.e、c 、c 、b(,全对得2分)
2.b(2分)
3.b、c、d(,全对得2分)
4.a、d(对1个得1分,全对得2分)
5.e、c(对1个得1分,全对得2分)
三、简答题(40,每题8分) 40 %
得分
1. 解:
1)由与非门构成的基本RS触发器如右图所示。(3分)
2)其输出端通常指的是Q端。(2分)
3)所谓的复位,就是在端加一个低电平,其Q端被复位成0;所谓的置位,就是在端加一个低电平,其Q端被置位成1。(2分)
4)但要注意,和端不能同时有效,既不能同时为0。(1分)
2.解:
1)在5V供电的数字系统中,逻辑“1”电平通常对应于一个高电平的电压范围,-;同样,逻辑
“0”电平通常对应于一个低电平的电压范围,这个电压范围通常为--。(3分)
2)也就是不能简单地认为逻辑“1”对应的电压一定是5V,同样也就是不能简单地认为逻辑“0”对应的电压一定是0V。(2分)
3)通常所谓的高低电平噪声容限,就是这个电压范围的概念,也就是说,在输入低电平时,输出就为高电平,此低电平有一定的范围;同样在输入高电平,输出就为低电平,此高电平也有一定的范围。(2分)
4)可以这么说,噪声容限的范围越大,其电路在信号传递过程中抗干扰能力就越强。(1分)
3.解:
1)所谓逻辑运算符的完备性,就是指用“与”“或”“非”三个运算符就可表示所有的逻辑关系,而不需要其它的逻辑运算符。(4分)
2)根据逻辑运算符的完备性,在集成电路中,与门、或门、非门三种门电路,就可以实现逻辑表达式所要实现的逻辑运算功能,当然必须有足够多的与门、或门、非门供电路的连接使用,可编程逻辑阵列芯片,就是其内部蕴含了足够多的与门阵列、或者含有足够多的或门阵列,供编程连接使用,所以说逻辑运算符的完备性是认识可编程阵列芯片原理的重要基础。(4分)
4.解:
1)该图由四个D触发器,将前一个触发器的输出接到后一个触发器的输入,根据D触发器的特征方程,构成同步串行移位。(3分)
2)其移位原理可分析如下(注上升沿有效):
第一个CP1脉冲来临时的DI=1,则四个触发器的状态为
第二个CP2脉冲来临时的DI=0,则四个触发器的状态为
第三个CP3脉冲来临时的DI=0,则四个触发器的状态为

数字电路与逻辑规划 来自淘豆网www.taodocs.com转载请标明出处.