本科毕业设计(论文)开题报告课题名称: 基于 FPGA 的 DDS 信号发生器的设计专业: 电子信息工程班级: 08 电子( 2 )班学生姓名: 张恒学号 08290060224 指导教师吕红谢建侠填表日期: 2012-03-12 安徽建筑工业学院电子与信息工程学院二○一二年三月制表. 说明 (论文)的开题报告是保证毕业设计(论文)质量的一个重要环节。为了加强对毕业设计(论文)的过程管理,规范毕业设计(论文)的开题报告,特印发此表。 ,通过文献调研,主动跟指导教师讨论,完成毕业设计(论文)的开题报告。 ,一份由指导教师保存,一份交系教务办公室,一份上交教务处。 (论文)答辩时,必须提交这份毕业设计(论文)开题报告。. 一、简表学生简况姓名张恒性别男出生年月 1989-09 入学时间 2008-09 学号 08290060224 专业电子信息工程班级 08 城建电子( 2 )班课题名称基于 PFGA 的 DDS 信号发生器的设计子课题基于 FPGA 的 DDS 信号发生器的方波波形设计课题来源 1. 纵向课题 2. 横向委托 3. 自拟√ 4. 其他类型 1. 工程设计(实践) 2. 理论研究 3. 实验研究√ 4. 计算机软件设计 5. 综合类. 研究设计内容 DDS ( direct digital synthesis, 直接数字合成)是一种应用数字技术产生信号波形的方法。 DDS 具有频率分辨率高、切换速度快、输出信号相位连续、可输出任意波形信号、能够实现全数字自动化控制等优点,使其已成为雷达、通信、工程设计等系统信号源的首选。在扩频和跳频系统、数字广播、高清晰度电视、线性调频以及仪器仪表以及电子测量等领域, DDS 已经逐步成为高性能信号源的核心技术。本课题中利用 VHD L 硬件描述语言,在 Quartus II 软件或 MAXPLU S 运行环境下用可编程逻辑器件(FPGA) 实现 DDS 的相关程序和原理图设计, 并在硬件上进行各种波形验证, 设计采用可编程器件及外围配置电路,系统由频率控制字,相位累加器, 波形查找表,数/ 模转换器和低通滤波器组成。利用采样定理, 通过查表法产生波形。基于 FPGA 的 DDS 信号发生器的设计包含相位累加器, 加法器, 波形存储器 ROM , D/A 转换器和低通滤波器。在 FPGA 系统平台上, 参考时钟的作用下, 累加器按照预先设置好的频率控制字进行线性累加,累加的结果作为波形存储 ROM 的地址,通过寻址将存入查找表的数字量依次调出,再有数模转换器将这些数字量变换为模拟电压/ 电流,最后经低通滤波器平滑输出波形。假设要输出的频率是固定的,那么相位增量就是一个常数, 在每个时钟周期, 相位累加器的数值就是按照这个相位累加一次, 相位增量的大小由频率控制字决定。该设计以 FPGA 开发平台为核心, 将各波形的幅值/ 相位量化数据存储在 ROM 内, 按照设定频率, 以相应频率控制字 K 为步进, 对相位进行相位累加, 以累加相位值作为地址码读取存放在存储器内的波形数据,经 D/A 转换和幅值控制,滤波即可得到所需波形。波形发生器采取数字化结构,用硬件描述语言 VHDL 设计实现频率可调。在
开题报告--张恒 来自淘豆网www.taodocs.com转载请标明出处.