下载此文档

第2章8086、8088CPU体系结构.ppt


文档分类:IT计算机 | 页数:约184页 举报非法文档有奖
1/184
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/184 下载此文档
文档列表 文档介绍
第二章 8086/8088 CPU 体系结构门电路介绍三态门与 D触发器三态缓冲器、锁存器三八译码器、补充:三态门和 D触发器?三态门和以 D触发器形成的锁存器是微机接口电路中最常使用的两类逻辑电路?三态门:功率放大、导通开关?器件共用总线时,一般使用三态电路: –需要使用总线的时候打开三态门; –不使用的时候关闭三态门,使之处于高阻?D触发器:信号保持,也可用作导通开关三态三态锁存锁存三态缓冲器(三态门) 具有单向导通和三态的特性 T为低平时: 输出为高阻抗(三态) T为高电平时: 输出为输入的反相 T AF 表示反相或低电平有效 T AFT AFT AF 74LS244 双4位单向缓冲器?分成 4位的两组?每组的控制端连接在一起?控制端低电平有效?输出与输入同相每一位都是一个三态门, 每4个三态门的控制端连接在一起双向三态缓冲器具有双向导通和三态的特性 AB T OE * OE *=0,导通 T = 1 A →B T = 0 A ←B OE *=1,不导通 OE *=0,导通 T = 1 A →B T = 0 A ←B OE *=1,不导通 Intel 8286 8位双向缓冲器?控制端连接在一起, 低电平有效?可以双向导通?输出与输入同相 OE *=0,导通 T = 1 A →B T = 0 A ←B OE *=1,不导通 OE *=0,导通 T = 1 A →B T = 0 A ←B OE *=1,不导通每一位都是一个双向三态门, 8位具有共同的控制端 74LS245 8位双向缓冲器?控制端连接在一起, 低电平有效?可以双向导通?输出与输入同相 E*=0,导通 DIR = 1 A →B DIR = 0 A ←BE*=1,不导通 E*=0,导通 DIR = 1 A →B DIR = 0 A ←BE*=1,不导通 74LS245 与 Intel 8286 功能一样 D触发器 D Q C Q 电平锁存 D Q C Q 上升沿锁存电平锁存: 高电平通过,低电平锁存上升沿锁存: 通常用负脉冲触发锁存负脉冲的上升沿 D Q C Q SR 带有异步置位清零的电平控制的锁存器 74LS273 具有异步清零的 TTL 上升沿锁存器每一位都是一个 D触发器, 8个D触发器的控制端连接在一起三态缓冲锁存器(三态锁存器) T A D Q C B 锁存环节缓冲环节

第2章8086、8088CPU体系结构 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数184
  • 收藏数0 收藏
  • 顶次数0
  • 上传人mh900965
  • 文件大小2.66 MB
  • 时间2017-02-19