触发器是数电路中的一种基本单元
第5章触发器
概述
触发器是数字电路中的一种基本单元,它与门电路配合,能构成各种各样的时序逻辑部件,如记数器、寄存器、序列信号发生器等。
一个触发器具有如
触发器是数电路中的一种基本单元
第5章触发器
概述
触发器是数字电路中的一种基本单元,它与门电路配合,能构成各种各样的时序逻辑部件,如记数器、寄存器、序列信号发生器等。
一个触发器具有如下的特点:
①两个互补的输出端Q和Q;②“O”和“1”两个稳态;
③触发器翻转的特性;④记忆能力。
1.对触发器的基本要求
1)应该具有两个稳定状态——0状态和1状态
2)能够接收、保存和输出信号
2.触发器的现态和次态
现态——触发器接收输入信号之前的状态叫做现态,用Q n表示。
次态——触发器接收输入信号之后的状态叫做次态,用Q n+1表示。
3.触发器的分类
1)按照电路结构和工作特点分
基本触发器、同步触发器、主从触发器和边沿触发器
2)按照(在时钟控制下的)功能分
RS型触发器、D触发器、JK触发器、T触发器和T′触发器4.时序逻辑电路
组合逻辑电路的特点是
电路的输出仅取决于当时的输入,与电路的历史状态无关。即Z=F(X)。
时序逻辑电路的输出状态不仅与该时刻的输入有关,而且还与电路的历史状态有关。
由现在的输入状态和现在的输出状态共同决定下一次的输出状态。
电路特点
①输入、输出之间至少有一条反馈路径;
②电路中含有贮存单元。
时序电路的一般结构如图。
X为输入变量;
Z为输出变量;
Q为触发器的输出,称为状态变量。Q n表示现态,Q n+1 表示次态;状态是时序电路的
输入X输出Z CP
触发器的
状态输出
第5章触发器
概述
触发器是数字电路中的一种基本单元,它与门电路配合,能构成各种各样的时序逻辑部件,如记数器、寄存器、序列信号发生器等。
一个触发器具有如下的特点:
①两个互补的输出端Q和Q;②“O”和“1”两个稳态;
③触发器翻转的特性;④记忆能力。
1.对触发器的基本要求
1)应该具有两个稳定状态——0状态和1状态
2)能够接收、保存和输出信号
2.触发器的现态和次态
现态——触发器接
触发器是数电路中的一种基本单元 来自淘豆网www.taodocs.com转载请标明出处.