下载此文档

新型低功耗数字信号处理系统设计研究.doc


文档分类:通信/电子 | 页数:约6页 举报非法文档有奖
1/6
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/6 下载此文档
文档列表 文档介绍
新型低功耗数字信号处理系统设计研究.doc新型低功耗数字信号处理系统设计研究
[摘要]随着电子设备结构和功能的日益复杂,对其内部使用的数字信号处理系统在体积和功耗方面提出了更高的要求。结合以上背景,设计了一种体积小、功耗低的通用数字信号处理系统。该系统利用DSP配合FPGA为硬件架构,以TMS320VC5509ADSP为数据处理核心,通过FPGA对USB、ADC和DAC等外围设备进行控制,并可实现频谱分析、数字滤波器等数字信号处理算法。
[关键词]数字信号处理;低功耗;研究
中图分类号:N945 文献标识码:A 文章编号:1009-914X(2016)08-0312-02
随着计算机技术和电子技术的高速发展,数字信号处理理论和方法已成为众多研究领域的重要研究基础。然而,数字信号处理系统功能日益齐全,结构也越来越复杂,导致其体积和功耗不断增加,对电子设备的运行造成了严重的影响。因此,减小数字信号处理系统的体积和功耗,对降低整个电子系统的运营成本、提高系统可靠性具有重要意义。
一、系统主要功能和技术指标
1)模拟信号的产生,包括正弦波、方波、三角波、锯齿波以及带有高频正弦分量的上述波形;
2)信号的采集,包括模拟信号、语音信号等;
3)频谱分析、数字滤波等常用数字信号处理算法的实现;
4)与主控计算机之间进行数据与命令互传。
根据系统功能要求,同时考虑系统通用性和扩展性要求,制定数字信号处理系统技术指标为:
1)低功耗DSP芯片TMS320VC5509为主控器,配合FPGA芯片,完成系统控制,并实现FFT变换、滤波器等数字信号处理算法;
2)系统具有外设通用扩展接口,能够根据实际需求完成二次开发;
3)具有2通道信号发生功能:精度:12bits/8bits可调,速率:100k/s,电压范围:±5V;
4)具有2通道数据采集功能:精度:12bits/8bits可调,速率:最大500kSa/s,电压范围:±5V;
5)支持语音信号采集、处理和回放功能;
6)平台通过USB接口与上位机进行通信,。
二、硬件设计
1、总体设计
根据系统功能和技术指标要求,确定硬件总体结构,如图1所示。
如图1所示,系统主要由3部分组成:FPGA控制电路、数字信号处理单元以及外设电路。FPGA进行电路接口时序控制和数据缓冲;数字信号处理单元主要完成数字信号处理功能;外设电路包括USB接口电路、信号发生与采集电路以及语音信号控制电路。系统具体工作流程为:
1)通过上位机程序界面选择数字信号处理功能,将控制命令通过USB接口发送给FPGA;
2)FPGA接收USB发送的控制命令,并传送给DSP,按照相关指令,控制硬件通过数据采集通道和语音输入通道获得待处理数据;
3)DSP按照命令进行相应数据处理;
4)DSP将处理后的数据传给FPGA,FPGA通过USB接口返回给上位机,如果需要通过硬件设备输出,则控制设备输出处理后的信号;
5)上位机程序显示处理结果,并与仿真结果比对。
2、数字信号处理单元

综合分析片上资源、通用化程度和开发的难易程度,数字信号处理器选择了TI公司的C55x系列的TMS320VC5509A,一种高性能定点型数字信号

新型低功耗数字信号处理系统设计研究 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数6
  • 收藏数0 收藏
  • 顶次数0
  • 上传人ohghkyj834
  • 文件大小29 KB
  • 时间2017-08-25