MAX10FPGA设计指南M10-GUIDELINES该应用笔记提供了一组清单列表,它包括使用MAX®10FPGA创建设计时需要考虑的设计指南,建议和因素。■使用该文件可以帮助您在设计的初期规划FPGA和系统,这对于成功完成设计是至关重要的。■在整个设计过程中遵循Altera的建议,可以使您获得最佳效果、避免出现常见问题以及提高设计生产效率。图1显示了MAX10设计流程。该文档中的这一部分对设计流程的每个部分提供清单列表和设计指南。•pilationI/OandClockPlanningEarlyPinPlanningTimingOptimizationDeviceSelectionandI/OAssignmentandAnalysisI/OFeaturesandPinConnectionsHierarchicalTeam-basedFunctionalTimingDesignPlanningSimulationClockPlanningFormalVerificationI/OSSNConsiderationsPowerAnalysisandOptimization©,ARRIA,CYCLONE,HARDCOPY,MAX,MEGACORE,NIOS,.ordancewithAltera'sstandardwarranty,butreservestherighttomakechangestoany9001:,CA95134ofanyinformation,product,,使您自己熟悉可用于MAX10器件系列的FPGA器件功能、设计工具和IP。.通读FPGA的器件概述器件概述提供用于器件系列的功能和选项的概述。通读该文档,以便熟悉该器件系列产品和一般特征。要了解每个FPGA器件系列的概述的详细信息,请参考MAX10FPGA器件概述。2.评估设计要求根据以下方面对设计进行粗略估计:■产品的基本功能■以前相似的设计■通用器件要求3.查看可用的设计工具考虑可用的设计、估计器、系统建立程序和验证工具。以下项目是Altera提供的一些可用工具:■进行设计、综合、仿真和编程的Quartus®II软件;包括Qsys系统的集成、仿真工具和验证工具。■Qsys系统集成工具—下一代的SOPCBuilder,可自动生成互联逻辑以连接知识产权(IP)功能和子系统。■raphics®ModelSim®-Altera®仿真软件。■支持Synopsys®DesignConstraints(SDC)格式的进行静态时序分析的TimeQuestTimingAnalyzer。■实现功耗分析和优化的PowerPlayPower
max10设计指南 来自淘豆网www.taodocs.com转载请标明出处.