下载此文档

计算机组成原理512×16位存储器课程设计报告.doc


文档分类:IT计算机 | 页数:约21页 举报非法文档有奖
1/21
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/21 下载此文档
文档列表 文档介绍
计算机组成原理512×16位存储器课程设计报告目录第一章课设任务概述 1第二章课设内容 9第三章 个人总结 10参考文献 ,掌握计算机系统软硬件维护的方法,并能利用所学知识,完成课设内容。(应有中断功能)组成,写出给定的指令格式的指令的执行流程;设计存储器。按要求拓展存储器,并画出其各个引脚与CPU的连线。要求用128K×16位的SRAM芯片设计512K×16位的存储器,SRAM芯片有两个控制端:当CS有效时该片选中。当W/R=1时执行读操作,当W/R=0时执行写操作。用64K×16位的EPROM芯片组成128K×16位的只读存储器。设计计算机运算器(包括逻辑框图与指令系统,以及各指令的微程序流程图)了解计算机的硬件系统。就计算机的某些硬件组成部分,说明对其认识。简单的类MIPS多周期流水线处理器的实现实验。(应有中断功能)组成,写出完成下面给定的指令格式的指令的执行流程;(1)完成“异或”运算“异或”指令的指令格式操作码DRSR启动PC->AR->ABUSDBUS->DR->IRPC+1->PC译码或测试IR->AR->ABUSDBUS->DR->ALUDBUS->SR->ALUALU->ACDBUS->。操作码DRSR启动PC->AR->ABUSDBUS->DR->IRPC+1->PC译码或测试IR->AR->ABUSDBUS->SR->(存数)指令执行流程,其指令格式如下:助记符机器指令码说明③STAaddr00100000××××R0à[addr]启动PC->AR->ABUSDBUS->DR->IRPC+1->PC译码或测试IR->AR->ABUSR0->DRDR->×16位的SRAM芯片设计512K×16位的存储器,SRAM芯片有两个控制端:当CS有效时该片选中。当W/R=1时执行读操作,当W/R=0时执行写操作。用64K×16位的EPROM芯片组成128K×16位的只读存储器。试问:。数据寄存器多少位?地址寄存器多少位?共需多少片EPROM?画出此存储器组成框图。 <1>数据寄存器需要16位;<2>地址寄存器需要20位,其中只读存储器需要地址线16位其中有一位为1:2译码器;SRAM组成的512K*16的存储器需要19位地址线,且与只读存储器共用A0~A15这16根地址线,其中A18,A19两根组成2:4译码器。<3>共需要EPROM2片。各个芯片与CPU的连线如下:12301CSW/RCSW/RA19A18A17CA16PA15…A0UW/RD0…D15CS128K*16SRAMW/RCS128K*16SRAMW/RCS128K*16SRAMW/RCS128K*16SRAMW/R2:4译码器1:2译码器 03

计算机组成原理512×16位存储器课程设计报告 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数21
  • 收藏数0 收藏
  • 顶次数0
  • 上传人wsh309048309
  • 文件大小163 KB
  • 时间2020-03-23