下载此文档

PCB电磁兼容设计.ppt


文档分类:汽车/机械/制造 | 页数:约53页 举报非法文档有奖
1/53
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/53 下载此文档
文档列表 文档介绍
PCB电磁兼容设计
脉冲信号的频谱
T
1/d
1/tr
d
tr
谐波幅度
(电压或电流)
频率(对数)
-20dB/dec
-40dB/dec
A
V( or I) = 2A(d+tr)/T
V( o
随频率、距离增加而减小
Z0
f、D
杨继深 2002年4月
实际电路的辐射
ZG
ZL
V
ZC = ZG + ZL
近场:ZC  D f E = / D3 (V/m)
ZC  D f , E = 63 I A f / D2 (  V/m)
H = / D3 (  A/m)
远场:
E = I A f 2 /D (  V/m)
环路面积 = A
~
I
杨继深 2002年4月
常用的差模辐射预测公式
考虑地面反射时:
E = I A f 2 /D (  V/m)
杨继深 2002年4月
脉冲信号差模辐射的频谱
频谱包络线
差模辐射频率特性线
脉冲的差模辐射包络线
1/d 1/tr
40dB/dec
f
f
f
- 20dB/dec
- 40dB/dec
E = I A f 2 /D
EdB = 20lg( I A /D)
+40lg f
40dB/dec
20dB/dec
杨继深 2002年4月
不同逻辑电路为了满足EMI指标要求 所允许的环路面积
仅代表了一个环路的辐射情况,若有N个环路辐射,乘以  N 。因此,可能时,分散时钟频率。
杨继深 2002年4月
如何减小差模辐射?
E = I A f 2 / D
低通滤波器
布线
杨继深 2002年4月
电路中的强辐射信号
1 10 100 1000
1 10 100 1000
dBV/m
dBV/m
所有电路加电工作
只有时钟电路加电工作
杨继深 2002年4月
电流回路的阻抗
~
L
R
I
Z = R + jL
L =  / I   A
~
杨继深 2002年4月
单层或双层板如何减小环路的面积
杨继深 2002年4月
不良布线举例
68HC11
74HC00
A
B
连接A、B
E时钟
杨继深 2002年4月
随便设置的地线没有用
杨继深 2002年4月
多层板能减小辐射
信号1
电源层
地线层
信号2
低频
高频
DC~ 1 10 100 1G
1
10
地线面的阻抗,m/ 平方
地线面具有很小的地线阻抗
杨继深 2002年4月
地线面上的缝隙的影响
模拟地
数字地
A/D变换器


PCB电磁兼容设计 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数53
  • 收藏数0 收藏
  • 顶次数0
  • 上传人scuzhrouh
  • 文件大小4.84 MB
  • 时间2022-01-15