下载此文档

第三章 TMS320C54X系列DSP硬件结构.ppt


文档分类:通信/电子 | 页数:约64页 举报非法文档有奖
1/64
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/64 下载此文档
文档列表 文档介绍
第三章 TMS320C54x 系列 DSP 硬件结构?第三章 TMS320C54x 系列 DSP 硬件结构? TMS320C54x DSP 的特点与基本结构? TMS320C54x DSP 的总线结构? TMS320C54x DSP 的 CPU 结构? TMS320C54x DSP 的存储器结构? TMS320C54x DSP 的片内外设? DSP 芯片属于专用微处理器,不同厂家的 DSP 器件各不相同,但都具有哈佛结构和硬件乘法电路等基本特征。? TMS320C5400DSP 具有高速度、低功耗、小型封装和最佳电源效率等优点。 TMS320C54x 是其一个子系列。? TMS320C54xDSP 的特点与基本结构?一、 TMS320C54xDSP 的基本结构??技术指标?对于同一系列的 DSP 器件,各型号器件所采用的 CPU 是基本相同的。 TMS320C54x 系列芯片中各型号器件内部 CPU 结构完全相同,只是在时钟频率、工作电压、片内存储器容量大小、外围设备和接口电路的设计上有所不同。表 3-1 TMS320C54x 系列芯片的技术特征? TMS320C54x 系列器件的基本结构? TMS320C54x 采用了增强的哈佛总线结构,允许数据存放在程序存储器中,这些存放在程序存储器中的数据可以由算术运算指令直接调用,同时,还提供了存储指令的高速缓冲器和相应的指令,这些指令只需要读入一次,就可以连续使用而不需要再次从程序存储器中读出,从而减少了指令执行所需要的时间,提高了运行速度。上半部分是哈佛总线结构,下半部分是 CPU 核心。?二、 TMS320C54x DSP 的主要特点? CPU( 中央处理单元)利用其专用的硬件逻辑和高度并行性提高芯片的处理性能。?存储器具有 192 K 字可寻址存储空间(包括 64 K 字程序存储空间、 64 K 字数据存储空间和 64 K 字 I/O 空间)。?高度专业化的指令集能够快速地实现算法并用于高级语言编程优化。?片内外设和专用电路采用模块化的结构设计,可以快速地推出新的系列产品。? TMS320C54x 执行单周期定点指令时间为 25/20/15/ ns ,每秒指令数为 40/66/100MIPS 。? TMS320C54x 电源可以处于低功耗状态,可以在 和 电压下工作,三个低功耗方式( IDLE1 、 IDLE2 和 IDLE3 )可以节省功耗,以便 DSP 更适合于无线移动设备。?在片仿真接口、片上的 JTAG 接口符合 边界扫描逻辑接口标准,可与主机连接,用于芯片的仿真和测试。? TMS320C54x 的总线结构? TMS320C54x 的总线是以 8条 16 位总线为核心,形成了支持高速指令执行的硬件基础,这 8条中线包括 4条程序/数据并行总线( 1条程序总线、 3条数据总线)和 4条地址总线。?程序总线 PB ?3条数据总线 CB 、 DB 和 EB ?4条地址总线 PAB 、 CAB 、 DAB 和 EAB

第三章 TMS320C54X系列DSP硬件结构 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数64
  • 收藏数0 收藏
  • 顶次数0
  • 上传人xxj16588
  • 文件大小1.50 MB
  • 时间2017-02-18