下载此文档

电子技术基础数字部分习题答案.doc


文档分类:高等教育 | 页数:约2页 举报非法文档有奖
1/2
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/2 下载此文档
文档列表 文档介绍
1****题四 分析题图 所示的组合逻辑电路,并画出其简化逻辑电路图。 分析图 所示的逻辑电路,并解决如下问题: (1 )指出在哪些输入取值下,输出 Y 的值为 1。(2 )用异或门实现该电路的逻辑功能。 设计一个组合电路,该电路输入端接收两个二位二进制数 01AAA?,01BBB?。当 BA?时,输出 1?Z ,否则 0?Z 。 假定 01BBX?代表一个二位二进制数,试设计满足如下要求的逻辑电路: (1)2XY?(2)3XY?(Y 也用二进制数表示。) 用与非门设计一个偶校验码产生电路, 该电路输入为一位十进制数的 842lBCD 码, 当输入的数字为奇数时,输出 F为1 ,否则 F为0。 用适当的门电路设计一个求反码电路, 该电路输入为 0123AAAAAA V?, 其中 VA 为符号位, 0123AAAA 为数值位。 用 ROM 设计一个两位二进制数乘法器。该电路输入两个两位二进制数 01AAA?, 01BBB?,输出为 BA?的积(用二进制表示)。2 选择合适的门电路设计一个检测电路,检测四位二进制码中 1 的个数是否为偶数。若为偶数个 1 ,则输出为 0 ,否则为 1。 用尽可能少的门电路设计一个加/减法器, 该电路在 M 控制下进行加、减运算。当 M= 0 时,实现全加器功能;当 M=1 时,实现全减器功能。 判断下列函数是否可能发生竞争?竞争结果是否会产生险象?在什么情况下产生险象?若可能产生险象,试用增加冗余项的方法消除。) )(()3( )2()1( 2 2 1CABAF BC CD A AB A AB F????????? 若0123AAAAAA V?, 其中 VA 为符号位。试用四位二进制加法器 74LS283 和适当的门电路实现对 A 的求补码电路。 4 .12 试用十六进制数的方式写出 16选1 的数据选择器的各地址码。 用 32选1 数据选择器选择数据,设选择的输入数据为 31 27 18 17 2DDDD、、、、 D ,试依次写出对应的地址码。 试用 3线-8 线译码器 74LS138 和适当的门电路实现下列逻辑函数。 CD BDCAD BC CBAFCBCABAF???????)2()1( 试用双 4选1 数据选择器 74LS153 和适当的门电路实现一位全减器。 4585 串联扩展构成八位数值比较

电子技术基础数字部分习题答案 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数2
  • 收藏数0 收藏
  • 顶次数0
  • 上传人jianjian401
  • 文件大小152 KB
  • 时间2017-02-28