下载此文档

数字信号处理系统设计与实践.ppt


文档分类:通信/电子 | 页数:约61页 举报非法文档有奖
1/61
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/61 下载此文档
文档列表 文档介绍
第六章 DSP 外围设备接口数字信号处理系统设计与实践上海交通大学电子工程系主要内容?DSP 与ADC 、DAC 的接口?DSP 与外部存储器的接口?DSP 与串口通信的接口?DSP 与PCI 总线的接口?小结? DSP 与 ADC 、 DAC 的接口?集成的模数(A/D) 和数模(D/A) 转换器(CODEC) ?独立 ADC 或 DAC ?可编程 ADC 和 DAC ?固定 ADC 或 DAC ?串行 ADC 和 DAC ?并行 ADC 或 DAC ? ADC/DAC 的分类? ADC/DAC 主要性能指标?采样频率?采样精度?接口类型?自带采样保持与否?通道数目?电源数量和特性?封装尺寸? TLC320AD50C 结构?TLC320AD50C 操作?主、从工作方式?主通信和辅助通信模式?当 M/S 为高电平时,工作在主设备方式,此时 FS 和 SCLK 为输出信号。当 M/S 为低电平时,工作在从设备方式,数据传输由输入 FS 的和 SCLK 同步?在与 DSP 的 McBSP 连接时,一般将 TLC320AD50C 配置为主方式,而 McBSP 为从方式?主通信用于正常的 ADC 或 DAC 的数据传输,辅助通信用于控制寄存器的读写?辅助通信模式可由硬件和软件两种方式触发?两种数据格式 16位数据格式和 15+1 数据格式?TLC320AD50C 时序 Primary 16 SCLKs Primary 16 SCLKs Secondary 16 SCLKs FS FS 128 SCLKs256 SCLKs DIN or DOUT DIN or DOUT 16 or 15+1 Data 16 or 15+1 Data Register related data ?TLC320AD50C 内部控制寄存器?控制寄存器 1(默认值 00000000b ,地址 00001b ) D0=1 :16比特 DAC 数据格式, D0=0 : 15+1 比特 DAC 数据格式 0 D1=1 :数字环路使能, D1=0 :数字环路禁止 1 D3D2=11b :监控放大器增益=-18dB D3D2=10b :监控放大器增益=-8dB D3D2=01b :监控放大器增益=0dB D3D2=00b :监控放大器关闭 3-2 D4=1 :监控 AUXP 和 AUXM , D4=0 :监控 INP 和 INM 4 D5=1 : AUXP 和 AUXM 为输入, D5=0 : INP 和 INM 作为输入 5 D6=1 :软件下电 6 D7=1 :软件复位 7 描述比特位?控制寄存器 2(默认值 00000000b ,地址 00010b ) 保留 2-0 D3=1 :模拟环路使能, D3=0 :模拟环路禁止 3 D4=1 :16比特 ADC 数据格式, D4=0 : 15+1 比特 ADC 数据格式 4 抽取 FIR 滤波器溢出标志 5 D6=1 :电话模式使能, D6=0 :电话模式禁止 6 FLAG 管脚输出值 7 描述比特位?控制寄存器 3(默认值 00000000b ,地址 00011b ) FSD 延迟于 FS 的 SCLK 个数,最小为 18 5-0 从设备个数 7-6 描述比特位?控制寄存器 4(默认值 00000000b ,地址 00100b ) D1D0=11b :模拟输出增益关闭 D1D0=10b :模拟输出增益=12 dB D1D0=01b :模拟输出增益=6 dB D1D0=00b :模拟输出增益=0 dB 1-0 D3D2=11b :模拟输入增益关闭 D3D2=10b :模拟输入增益=12 dB D3D2=01b :模拟输入增益=6 dB D3D2=00b :模拟输入增益=0 dB 3-2 采样频率选择( N ): f s =MCLK/(128 ? N) 或 MCLK/(512 ? N) , 001b:N=1 , 010b:N=2 , 000b:N=8 6-4 D7=1 :旁通内部 PLL , D7=0 :使能内部 PLL 7 描述比特位

数字信号处理系统设计与实践 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数61
  • 收藏数0 收藏
  • 顶次数0
  • 上传人endfrs
  • 文件大小1.33 MB
  • 时间2017-04-02